xpc56ec.h 239 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720721722723724725726727728729730731732733734735736737738739740741742743744745746747748749750751752753754755756757758759760761762763764765766767768769770771772773774775776777778779780781782783784785786787788789790791792793794795796797798799800801802803804805806807808809810811812813814815816817818819820821822823824825826827828829830831832833834835836837838839840841842843844845846847848849850851852853854855856857858859860861862863864865866867868869870871872873874875876877878879880881882883884885886887888889890891892893894895896897898899900901902903904905906907908909910911912913914915916917918919920921922923924925926927928929930931932933934935936937938939940941942943944945946947948949950951952953954955956957958959960961962963964965966967968969970971972973974975976977978979980981982983984985986987988989990991992993994995996997998999100010011002100310041005100610071008100910101011101210131014101510161017101810191020102110221023102410251026102710281029103010311032103310341035103610371038103910401041104210431044104510461047104810491050105110521053105410551056105710581059106010611062106310641065106610671068106910701071107210731074107510761077107810791080108110821083108410851086108710881089109010911092109310941095109610971098109911001101110211031104110511061107110811091110111111121113111411151116111711181119112011211122112311241125112611271128112911301131113211331134113511361137113811391140114111421143114411451146114711481149115011511152115311541155115611571158115911601161116211631164116511661167116811691170117111721173117411751176117711781179118011811182118311841185118611871188118911901191119211931194119511961197119811991200120112021203120412051206120712081209121012111212121312141215121612171218121912201221122212231224122512261227122812291230123112321233123412351236123712381239124012411242124312441245124612471248124912501251125212531254125512561257125812591260126112621263126412651266126712681269127012711272127312741275127612771278127912801281128212831284128512861287128812891290129112921293129412951296129712981299130013011302130313041305130613071308130913101311131213131314131513161317131813191320132113221323132413251326132713281329133013311332133313341335133613371338133913401341134213431344134513461347134813491350135113521353135413551356135713581359136013611362136313641365136613671368136913701371137213731374137513761377137813791380138113821383138413851386138713881389139013911392139313941395139613971398139914001401140214031404140514061407140814091410141114121413141414151416141714181419142014211422142314241425142614271428142914301431143214331434143514361437143814391440144114421443144414451446144714481449145014511452145314541455145614571458145914601461146214631464146514661467146814691470147114721473147414751476147714781479148014811482148314841485148614871488148914901491149214931494149514961497149814991500150115021503150415051506150715081509151015111512151315141515151615171518151915201521152215231524152515261527152815291530153115321533153415351536153715381539154015411542154315441545154615471548154915501551155215531554155515561557155815591560156115621563156415651566156715681569157015711572157315741575157615771578157915801581158215831584158515861587158815891590159115921593159415951596159715981599160016011602160316041605160616071608160916101611161216131614161516161617161816191620162116221623162416251626162716281629163016311632163316341635163616371638163916401641164216431644164516461647164816491650165116521653165416551656165716581659166016611662166316641665166616671668166916701671167216731674167516761677167816791680168116821683168416851686168716881689169016911692169316941695169616971698169917001701170217031704170517061707170817091710171117121713171417151716171717181719172017211722172317241725172617271728172917301731173217331734173517361737173817391740174117421743174417451746174717481749175017511752175317541755175617571758175917601761176217631764176517661767176817691770177117721773177417751776177717781779178017811782178317841785178617871788178917901791179217931794179517961797179817991800180118021803180418051806180718081809181018111812181318141815181618171818181918201821182218231824182518261827182818291830183118321833183418351836183718381839184018411842184318441845184618471848184918501851185218531854185518561857185818591860186118621863186418651866186718681869187018711872187318741875187618771878187918801881188218831884188518861887188818891890189118921893189418951896189718981899190019011902190319041905190619071908190919101911191219131914191519161917191819191920192119221923192419251926192719281929193019311932193319341935193619371938193919401941194219431944194519461947194819491950195119521953195419551956195719581959196019611962196319641965196619671968196919701971197219731974197519761977197819791980198119821983198419851986198719881989199019911992199319941995199619971998199920002001200220032004200520062007200820092010201120122013201420152016201720182019202020212022202320242025202620272028202920302031203220332034203520362037203820392040204120422043204420452046204720482049205020512052205320542055205620572058205920602061206220632064206520662067206820692070207120722073207420752076207720782079208020812082208320842085208620872088208920902091209220932094209520962097209820992100210121022103210421052106210721082109211021112112211321142115211621172118211921202121212221232124212521262127212821292130213121322133213421352136213721382139214021412142214321442145214621472148214921502151215221532154215521562157215821592160216121622163216421652166216721682169217021712172217321742175217621772178217921802181218221832184218521862187218821892190219121922193219421952196219721982199220022012202220322042205220622072208220922102211221222132214221522162217221822192220222122222223222422252226222722282229223022312232223322342235223622372238223922402241224222432244224522462247224822492250225122522253225422552256225722582259226022612262226322642265226622672268226922702271227222732274227522762277227822792280228122822283228422852286228722882289229022912292229322942295229622972298229923002301230223032304230523062307230823092310231123122313231423152316231723182319232023212322232323242325232623272328232923302331233223332334233523362337233823392340234123422343234423452346234723482349235023512352235323542355235623572358235923602361236223632364236523662367236823692370237123722373237423752376237723782379238023812382238323842385238623872388238923902391239223932394239523962397239823992400240124022403240424052406240724082409241024112412241324142415241624172418241924202421242224232424242524262427242824292430243124322433243424352436243724382439244024412442244324442445244624472448244924502451245224532454245524562457245824592460246124622463246424652466246724682469247024712472247324742475247624772478247924802481248224832484248524862487248824892490249124922493249424952496249724982499250025012502250325042505250625072508250925102511251225132514251525162517251825192520252125222523252425252526252725282529253025312532253325342535253625372538253925402541254225432544254525462547254825492550255125522553255425552556255725582559256025612562256325642565256625672568256925702571257225732574257525762577257825792580258125822583258425852586258725882589259025912592259325942595259625972598259926002601260226032604260526062607260826092610261126122613261426152616261726182619262026212622262326242625262626272628262926302631263226332634263526362637263826392640264126422643264426452646264726482649265026512652265326542655265626572658265926602661266226632664266526662667266826692670267126722673267426752676267726782679268026812682268326842685268626872688268926902691269226932694269526962697269826992700270127022703270427052706270727082709271027112712271327142715271627172718271927202721272227232724272527262727272827292730273127322733273427352736273727382739274027412742274327442745274627472748274927502751275227532754275527562757275827592760276127622763276427652766276727682769277027712772277327742775277627772778277927802781278227832784278527862787278827892790279127922793279427952796279727982799280028012802280328042805280628072808280928102811281228132814281528162817281828192820282128222823282428252826282728282829283028312832283328342835283628372838283928402841284228432844284528462847284828492850285128522853285428552856285728582859286028612862286328642865286628672868286928702871287228732874287528762877287828792880288128822883288428852886288728882889289028912892289328942895289628972898289929002901290229032904290529062907290829092910291129122913291429152916291729182919292029212922292329242925292629272928292929302931293229332934293529362937293829392940294129422943294429452946294729482949295029512952295329542955295629572958295929602961296229632964296529662967296829692970297129722973297429752976297729782979298029812982298329842985298629872988298929902991299229932994299529962997299829993000300130023003300430053006300730083009301030113012301330143015301630173018301930203021302230233024302530263027302830293030303130323033303430353036303730383039304030413042304330443045304630473048304930503051305230533054305530563057305830593060306130623063306430653066306730683069307030713072307330743075307630773078307930803081308230833084308530863087308830893090309130923093309430953096309730983099310031013102310331043105310631073108310931103111311231133114311531163117311831193120312131223123312431253126312731283129313031313132313331343135313631373138313931403141314231433144314531463147314831493150315131523153315431553156315731583159316031613162316331643165316631673168316931703171317231733174317531763177317831793180318131823183318431853186318731883189319031913192319331943195319631973198319932003201320232033204320532063207320832093210321132123213321432153216321732183219322032213222322332243225322632273228322932303231323232333234323532363237323832393240324132423243324432453246324732483249325032513252325332543255325632573258325932603261326232633264326532663267326832693270327132723273327432753276327732783279328032813282328332843285328632873288328932903291329232933294329532963297329832993300330133023303330433053306330733083309331033113312331333143315331633173318331933203321332233233324332533263327332833293330333133323333333433353336333733383339334033413342334333443345334633473348334933503351335233533354335533563357335833593360336133623363336433653366336733683369337033713372337333743375337633773378337933803381338233833384338533863387338833893390339133923393339433953396339733983399340034013402340334043405340634073408340934103411341234133414341534163417341834193420342134223423342434253426342734283429343034313432343334343435343634373438343934403441344234433444344534463447344834493450345134523453345434553456345734583459346034613462346334643465346634673468346934703471347234733474347534763477347834793480348134823483348434853486348734883489349034913492349334943495349634973498349935003501350235033504350535063507350835093510351135123513351435153516351735183519352035213522352335243525352635273528352935303531353235333534353535363537353835393540354135423543354435453546354735483549355035513552355335543555355635573558355935603561356235633564356535663567356835693570357135723573357435753576357735783579358035813582358335843585358635873588358935903591359235933594359535963597359835993600360136023603360436053606360736083609361036113612361336143615361636173618361936203621362236233624362536263627362836293630363136323633363436353636363736383639364036413642364336443645364636473648364936503651365236533654365536563657365836593660366136623663366436653666366736683669367036713672367336743675367636773678367936803681368236833684368536863687368836893690369136923693369436953696369736983699370037013702370337043705370637073708370937103711371237133714371537163717371837193720372137223723372437253726372737283729373037313732373337343735373637373738373937403741374237433744374537463747374837493750375137523753375437553756375737583759376037613762376337643765376637673768376937703771377237733774377537763777377837793780378137823783378437853786378737883789379037913792379337943795379637973798379938003801380238033804380538063807380838093810381138123813381438153816381738183819382038213822382338243825382638273828382938303831383238333834383538363837383838393840384138423843384438453846384738483849385038513852385338543855385638573858385938603861386238633864386538663867386838693870387138723873387438753876387738783879388038813882388338843885388638873888388938903891389238933894389538963897389838993900390139023903390439053906390739083909391039113912391339143915391639173918391939203921392239233924392539263927392839293930393139323933393439353936393739383939394039413942394339443945394639473948394939503951395239533954395539563957395839593960396139623963396439653966396739683969397039713972397339743975397639773978397939803981398239833984398539863987398839893990399139923993399439953996399739983999400040014002400340044005400640074008400940104011401240134014401540164017401840194020402140224023402440254026402740284029403040314032403340344035403640374038403940404041404240434044404540464047404840494050405140524053405440554056405740584059406040614062406340644065406640674068406940704071407240734074407540764077407840794080408140824083408440854086408740884089409040914092409340944095409640974098409941004101410241034104410541064107410841094110411141124113411441154116411741184119412041214122412341244125412641274128412941304131413241334134413541364137413841394140414141424143414441454146414741484149415041514152415341544155415641574158415941604161416241634164416541664167416841694170417141724173417441754176417741784179418041814182418341844185418641874188418941904191419241934194419541964197419841994200420142024203420442054206420742084209421042114212421342144215421642174218421942204221422242234224422542264227422842294230423142324233423442354236423742384239424042414242424342444245424642474248424942504251425242534254425542564257425842594260426142624263426442654266426742684269427042714272427342744275427642774278427942804281428242834284428542864287428842894290429142924293429442954296429742984299430043014302430343044305430643074308430943104311431243134314431543164317431843194320432143224323432443254326432743284329433043314332433343344335433643374338433943404341434243434344434543464347434843494350435143524353435443554356435743584359436043614362436343644365436643674368436943704371437243734374437543764377437843794380438143824383438443854386438743884389439043914392439343944395439643974398439944004401440244034404440544064407440844094410441144124413441444154416441744184419442044214422442344244425442644274428442944304431443244334434443544364437443844394440444144424443444444454446444744484449445044514452445344544455445644574458445944604461446244634464446544664467446844694470447144724473447444754476447744784479448044814482448344844485448644874488448944904491449244934494449544964497449844994500450145024503450445054506450745084509451045114512451345144515451645174518451945204521452245234524452545264527452845294530453145324533453445354536453745384539454045414542454345444545454645474548454945504551455245534554455545564557455845594560456145624563456445654566456745684569457045714572457345744575457645774578457945804581458245834584458545864587458845894590459145924593459445954596459745984599460046014602460346044605460646074608460946104611461246134614461546164617461846194620462146224623462446254626462746284629463046314632463346344635463646374638463946404641464246434644464546464647464846494650465146524653465446554656465746584659466046614662466346644665466646674668466946704671467246734674467546764677467846794680468146824683468446854686468746884689469046914692469346944695469646974698469947004701470247034704470547064707470847094710471147124713471447154716471747184719472047214722472347244725472647274728472947304731473247334734473547364737473847394740474147424743474447454746474747484749475047514752475347544755475647574758475947604761476247634764476547664767476847694770477147724773477447754776477747784779478047814782478347844785478647874788478947904791479247934794479547964797479847994800480148024803480448054806480748084809481048114812481348144815481648174818481948204821482248234824482548264827482848294830483148324833483448354836483748384839484048414842484348444845484648474848484948504851485248534854485548564857485848594860486148624863486448654866486748684869487048714872487348744875487648774878487948804881488248834884488548864887488848894890489148924893489448954896489748984899490049014902490349044905490649074908490949104911491249134914491549164917491849194920492149224923492449254926492749284929493049314932493349344935493649374938493949404941494249434944494549464947494849494950495149524953495449554956495749584959496049614962496349644965496649674968496949704971497249734974497549764977497849794980498149824983498449854986498749884989499049914992499349944995499649974998499950005001500250035004500550065007500850095010501150125013501450155016501750185019502050215022502350245025502650275028502950305031503250335034503550365037503850395040504150425043504450455046504750485049505050515052505350545055505650575058505950605061506250635064506550665067506850695070507150725073507450755076507750785079508050815082508350845085508650875088508950905091509250935094509550965097509850995100510151025103510451055106510751085109511051115112511351145115511651175118511951205121512251235124512551265127512851295130513151325133513451355136513751385139514051415142514351445145514651475148514951505151515251535154515551565157515851595160516151625163516451655166516751685169517051715172517351745175517651775178517951805181518251835184518551865187518851895190519151925193519451955196519751985199520052015202520352045205520652075208520952105211521252135214521552165217521852195220522152225223522452255226522752285229523052315232523352345235523652375238523952405241524252435244524552465247524852495250525152525253525452555256525752585259526052615262526352645265526652675268526952705271527252735274527552765277527852795280528152825283528452855286528752885289529052915292529352945295529652975298529953005301530253035304530553065307530853095310531153125313531453155316531753185319532053215322532353245325532653275328532953305331533253335334533553365337533853395340534153425343534453455346534753485349535053515352535353545355535653575358535953605361536253635364536553665367536853695370537153725373537453755376537753785379538053815382538353845385538653875388538953905391539253935394539553965397539853995400540154025403540454055406540754085409541054115412541354145415541654175418541954205421542254235424542554265427542854295430543154325433543454355436543754385439544054415442544354445445544654475448544954505451545254535454545554565457545854595460546154625463546454655466546754685469547054715472547354745475547654775478547954805481548254835484548554865487548854895490549154925493549454955496549754985499550055015502550355045505550655075508550955105511551255135514551555165517551855195520552155225523552455255526552755285529553055315532553355345535553655375538553955405541554255435544554555465547554855495550555155525553555455555556555755585559556055615562556355645565556655675568556955705571557255735574557555765577557855795580558155825583558455855586558755885589559055915592559355945595559655975598559956005601560256035604560556065607560856095610561156125613561456155616561756185619562056215622562356245625562656275628562956305631563256335634563556365637563856395640564156425643564456455646564756485649565056515652565356545655565656575658565956605661566256635664566556665667566856695670567156725673567456755676567756785679568056815682568356845685568656875688568956905691569256935694569556965697569856995700570157025703570457055706570757085709571057115712571357145715571657175718571957205721572257235724572557265727572857295730573157325733573457355736573757385739574057415742574357445745574657475748574957505751575257535754575557565757575857595760576157625763576457655766576757685769577057715772577357745775577657775778577957805781578257835784578557865787578857895790579157925793579457955796579757985799580058015802580358045805580658075808580958105811581258135814581558165817581858195820582158225823582458255826582758285829583058315832583358345835583658375838583958405841584258435844584558465847584858495850585158525853585458555856585758585859586058615862586358645865586658675868586958705871587258735874587558765877587858795880588158825883588458855886588758885889589058915892589358945895589658975898589959005901590259035904590559065907590859095910591159125913591459155916591759185919592059215922592359245925592659275928592959305931593259335934593559365937593859395940594159425943594459455946594759485949595059515952595359545955595659575958595959605961596259635964596559665967596859695970597159725973597459755976597759785979598059815982598359845985598659875988598959905991599259935994599559965997599859996000600160026003600460056006600760086009601060116012601360146015601660176018601960206021602260236024602560266027602860296030603160326033603460356036603760386039604060416042604360446045604660476048604960506051605260536054605560566057605860596060606160626063606460656066606760686069607060716072607360746075607660776078607960806081608260836084608560866087608860896090609160926093609460956096609760986099610061016102610361046105610661076108610961106111611261136114611561166117611861196120612161226123612461256126612761286129613061316132613361346135613661376138613961406141614261436144614561466147614861496150615161526153615461556156615761586159616061616162616361646165616661676168616961706171617261736174617561766177617861796180618161826183618461856186618761886189619061916192619361946195619661976198619962006201620262036204620562066207620862096210621162126213621462156216621762186219622062216222622362246225622662276228622962306231623262336234623562366237623862396240624162426243624462456246624762486249625062516252625362546255625662576258625962606261626262636264626562666267626862696270627162726273627462756276627762786279628062816282628362846285628662876288628962906291629262936294629562966297629862996300630163026303630463056306630763086309631063116312631363146315631663176318631963206321632263236324632563266327632863296330633163326333633463356336633763386339634063416342634363446345634663476348634963506351635263536354635563566357635863596360636163626363636463656366636763686369637063716372637363746375637663776378637963806381638263836384638563866387638863896390639163926393639463956396639763986399640064016402640364046405640664076408640964106411641264136414641564166417641864196420642164226423642464256426642764286429643064316432643364346435643664376438643964406441644264436444644564466447644864496450645164526453645464556456645764586459646064616462646364646465646664676468646964706471647264736474647564766477647864796480648164826483648464856486648764886489649064916492649364946495649664976498649965006501650265036504650565066507650865096510651165126513651465156516651765186519652065216522652365246525652665276528652965306531653265336534653565366537653865396540654165426543654465456546654765486549655065516552655365546555655665576558655965606561656265636564656565666567656865696570657165726573657465756576657765786579658065816582658365846585658665876588658965906591659265936594659565966597659865996600660166026603660466056606660766086609661066116612661366146615661666176618661966206621662266236624662566266627662866296630663166326633663466356636663766386639664066416642664366446645664666476648664966506651665266536654665566566657665866596660666166626663666466656666666766686669667066716672667366746675667666776678667966806681668266836684668566866687668866896690669166926693669466956696669766986699670067016702670367046705670667076708670967106711671267136714671567166717671867196720672167226723672467256726672767286729673067316732673367346735673667376738673967406741674267436744674567466747674867496750675167526753675467556756675767586759676067616762676367646765676667676768676967706771677267736774677567766777677867796780678167826783678467856786678767886789679067916792679367946795679667976798679968006801680268036804680568066807680868096810681168126813681468156816681768186819682068216822682368246825682668276828682968306831683268336834683568366837683868396840684168426843684468456846684768486849685068516852685368546855685668576858685968606861686268636864686568666867686868696870687168726873687468756876687768786879688068816882688368846885688668876888688968906891689268936894689568966897689868996900690169026903690469056906690769086909691069116912691369146915691669176918691969206921692269236924692569266927692869296930693169326933693469356936693769386939694069416942694369446945694669476948694969506951695269536954695569566957695869596960696169626963696469656966696769686969697069716972697369746975697669776978697969806981698269836984698569866987698869896990699169926993699469956996699769986999700070017002700370047005700670077008700970107011701270137014701570167017701870197020702170227023702470257026702770287029703070317032703370347035703670377038703970407041704270437044704570467047704870497050705170527053705470557056705770587059706070617062706370647065706670677068706970707071707270737074707570767077707870797080708170827083708470857086708770887089709070917092709370947095709670977098709971007101710271037104710571067107710871097110711171127113711471157116711771187119712071217122712371247125712671277128712971307131713271337134713571367137713871397140714171427143714471457146714771487149715071517152715371547155715671577158715971607161716271637164716571667167716871697170717171727173717471757176717771787179718071817182718371847185718671877188718971907191719271937194719571967197719871997200720172027203720472057206720772087209721072117212721372147215721672177218721972207221722272237224722572267227722872297230723172327233723472357236723772387239724072417242724372447245724672477248724972507251725272537254725572567257725872597260726172627263726472657266726772687269727072717272727372747275727672777278727972807281728272837284728572867287728872897290729172927293729472957296729772987299730073017302730373047305730673077308730973107311731273137314731573167317731873197320732173227323732473257326732773287329733073317332733373347335733673377338733973407341734273437344734573467347734873497350735173527353735473557356735773587359736073617362736373647365736673677368736973707371737273737374737573767377737873797380738173827383738473857386738773887389739073917392739373947395739673977398739974007401740274037404740574067407740874097410741174127413741474157416741774187419742074217422742374247425742674277428742974307431743274337434743574367437743874397440744174427443744474457446744774487449745074517452745374547455745674577458745974607461746274637464746574667467746874697470747174727473747474757476747774787479748074817482748374847485748674877488748974907491749274937494749574967497749874997500750175027503750475057506750775087509751075117512751375147515751675177518751975207521752275237524752575267527752875297530753175327533753475357536753775387539754075417542754375447545754675477548754975507551755275537554755575567557755875597560756175627563756475657566756775687569757075717572757375747575757675777578757975807581758275837584758575867587758875897590759175927593759475957596759775987599760076017602760376047605760676077608760976107611761276137614761576167617761876197620762176227623762476257626762776287629763076317632763376347635763676377638763976407641764276437644764576467647764876497650765176527653765476557656765776587659766076617662766376647665766676677668766976707671767276737674767576767677767876797680768176827683768476857686768776887689769076917692769376947695769676977698769977007701770277037704770577067707770877097710771177127713771477157716771777187719772077217722772377247725772677277728772977307731773277337734773577367737773877397740774177427743774477457746774777487749775077517752775377547755775677577758775977607761776277637764776577667767776877697770777177727773777477757776777777787779778077817782778377847785778677877788778977907791779277937794779577967797779877997800780178027803780478057806780778087809781078117812781378147815781678177818781978207821782278237824782578267827782878297830783178327833783478357836783778387839784078417842784378447845784678477848784978507851785278537854785578567857785878597860786178627863786478657866786778687869787078717872787378747875787678777878787978807881788278837884788578867887788878897890789178927893789478957896789778987899790079017902790379047905790679077908790979107911791279137914791579167917791879197920792179227923792479257926792779287929793079317932793379347935793679377938793979407941794279437944794579467947794879497950795179527953795479557956795779587959796079617962796379647965796679677968796979707971797279737974797579767977797879797980798179827983798479857986798779887989799079917992799379947995799679977998799980008001800280038004800580068007800880098010801180128013801480158016801780188019802080218022802380248025802680278028802980308031803280338034803580368037803880398040804180428043804480458046804780488049805080518052805380548055805680578058805980608061806280638064806580668067806880698070807180728073807480758076807780788079808080818082808380848085808680878088808980908091809280938094809580968097809880998100810181028103810481058106810781088109811081118112811381148115811681178118811981208121812281238124812581268127812881298130813181328133813481358136813781388139814081418142814381448145814681478148814981508151815281538154815581568157815881598160816181628163816481658166816781688169817081718172817381748175817681778178817981808181818281838184818581868187818881898190819181928193819481958196819781988199820082018202820382048205820682078208820982108211821282138214821582168217821882198220822182228223822482258226822782288229823082318232823382348235823682378238823982408241824282438244824582468247824882498250825182528253825482558256825782588259826082618262826382648265826682678268826982708271827282738274827582768277827882798280828182828283828482858286828782888289829082918292829382948295829682978298829983008301830283038304830583068307830883098310831183128313831483158316831783188319832083218322832383248325832683278328832983308331833283338334833583368337833883398340834183428343834483458346834783488349835083518352835383548355835683578358835983608361836283638364836583668367836883698370837183728373837483758376837783788379838083818382838383848385838683878388838983908391839283938394839583968397839883998400840184028403840484058406840784088409841084118412841384148415841684178418841984208421842284238424842584268427842884298430843184328433843484358436843784388439844084418442844384448445844684478448844984508451845284538454845584568457845884598460846184628463846484658466846784688469847084718472847384748475
  1. /*****************************************************************
  2. *
  3. * FILE : MPC564xBC_V1.0.h
  4. *
  5. * DESCRIPTION : This is the header file describing the register
  6. * set for the MPC564xB/C family of devices
  7. *
  8. * COPYRIGHT :(c) 2011, Freescale & STMicroelectronics
  9. *
  10. * VERSION : 1.0 (Based on RM Rev2 RC)
  11. * DATE : April 2011
  12. * AUTHOR : r19325
  13. * HISTORY : Based on MPC5604B, MPC5607B and MPC5668
  14. * 0.1 Jun10 : Initial release based on RM RevA, Ver 0.1
  15. * 0.2 Jul10 : Corrections based on RM Rev1 Draft D
  16. * 0.3 Feb11 : Corrections based on MPC5607B header and RM R2 DraftB
  17. * 1.0 Mar11 : 1st official release based on RM Rev2 RC
  18. *
  19. *
  20. * Implementation comments:
  21. * -----------------------
  22. *
  23. * The header file does not include definitions for flexray as the
  24. * expectation is that flexray will be used with drivers
  25. *
  26. * DSPI implementation supports master mode only
  27. *
  28. * The register protection registers are not included. These can
  29. * be easily addressed using a macro to reference the existing
  30. * registers which simplifies the protection process.
  31. *
  32. * Please report any comments or feedback via the "technical service
  33. * request" tool listed under the support tab at www.freescale.com
  34. *
  35. *
  36. *****************************************************************
  37. * Copyright:
  38. * Freescale Semiconductor, INC. All Rights Reserved.
  39. * You are hereby granted a copyright license to use, modify, and
  40. * distribute the SOFTWARE so long as this entire notice is
  41. * retained without alteration in any modified and/or redistributed
  42. * versions, and that such modified versions are clearly identified
  43. * as such. No licenses are granted by implication, estoppel or
  44. * otherwise under any patents or trademarks of Freescale
  45. * Semiconductor, Inc. This software is provided on an "AS IS"
  46. * basis and without warranty.
  47. *
  48. * To the maximum extent permitted by applicable law, Freescale
  49. * Semiconductor DISCLAIMS ALL WARRANTIES WHETHER EXPRESS OR IMPLIED,
  50. * INCLUDING IMPLIED WARRANTIES OF MERCHANTABILITY OR FITNESS FOR A
  51. * PARTICULAR PURPOSE AND ANY WARRANTY AGAINST INFRINGEMENT WITH
  52. * REGARD TO THE SOFTWARE (INCLUDING ANY MODIFIED VERSIONS THEREOF)
  53. * AND ANY ACCOMPANYING WRITTEN MATERIALS.
  54. *
  55. * To the maximum extent permitted by applicable law, IN NO EVENT
  56. * SHALL Freescale Semiconductor BE LIABLE FOR ANY DAMAGES WHATSOEVER
  57. * (INCLUDING WITHOUT LIMITATION, DAMAGES FOR LOSS OF BUSINESS PROFITS,
  58. * BUSINESS INTERRUPTION, LOSS OF BUSINESS INFORMATION, OR OTHER
  59. * PECUNIARY LOSS) ARISING OF THE USE OR INABILITY TO USE THE SOFTWARE.
  60. *
  61. * Freescale Semiconductor assumes no responsibility for the
  62. * maintenance and support of this software
  63. *
  64. ******************************************************************/
  65. /*>>>>NOTE! this file is auto-generated please do not edit it!<<<<*/
  66. /*****************************************************************
  67. * Example instantiation and use:
  68. *
  69. * <MODULE>.<REGISTER>.B.<BIT> = 1;
  70. * <MODULE>.<REGISTER>.R = 0x10000000;
  71. *
  72. ******************************************************************/
  73. #ifndef _MPC5646x_H_
  74. #define _MPC5646x_H_
  75. #include "typedefs.h"
  76. #ifdef __cplusplus
  77. extern "C" {
  78. #endif
  79. #ifdef __MWERKS__
  80. #pragma push
  81. #pragma ANSI_strict off
  82. #endif
  83. /****************************************************************************/
  84. /* MODULE : CFLASH */
  85. /****************************************************************************/
  86. struct CFLASH_tag {
  87. union { /* Module Configuration (Base+0x0000) */
  88. vuint32_t R;
  89. struct {
  90. vuint32_t EDC:1;
  91. vuint32_t :4;
  92. vuint32_t SIZE:3;
  93. vuint32_t :1;
  94. vuint32_t LAS:3;
  95. vuint32_t :3;
  96. vuint32_t MAS:1;
  97. vuint32_t EER:1;
  98. vuint32_t RWE:1;
  99. vuint32_t :2;
  100. vuint32_t PEAS:1;
  101. vuint32_t DONE:1;
  102. vuint32_t PEG:1;
  103. vuint32_t :4;
  104. vuint32_t PGM:1;
  105. vuint32_t PSUS:1;
  106. vuint32_t ERS:1;
  107. vuint32_t ESUS:1;
  108. vuint32_t EHV:1;
  109. } B;
  110. } MCR;
  111. union { /* Low/Mid address block locking (Base+0x0004) */
  112. vuint32_t R;
  113. struct {
  114. vuint32_t LME:1;
  115. vuint32_t :10;
  116. vuint32_t TSLK:1;
  117. vuint32_t :2;
  118. vuint32_t MLK:2;
  119. vuint32_t LLK:16;
  120. } B;
  121. } LML;
  122. union { /* High address space block locking (Base+0x0008)*/
  123. vuint32_t R;
  124. struct {
  125. vuint32_t HBE:1;
  126. vuint32_t :19;
  127. vuint32_t HLK:12;
  128. } B;
  129. } HBL;
  130. union { /* Secondary Low/Mid block lock (Base+0x000C)*/
  131. vuint32_t R;
  132. struct {
  133. vuint32_t SLE:1;
  134. vuint32_t :10;
  135. vuint32_t STSLK:1;
  136. vuint32_t :2;
  137. vuint32_t SMK:2;
  138. vuint32_t SLK:16;
  139. } B;
  140. } SLL;
  141. union { /* Low/Mid address space block sel (Base+0x0010)*/
  142. vuint32_t R;
  143. struct {
  144. vuint32_t:14;
  145. vuint32_t MSL:2;
  146. vuint32_t LSL:16;
  147. } B;
  148. } LMS;
  149. union { /* High address Space block select (Base+0x0014)*/
  150. vuint32_t R;
  151. struct {
  152. vuint32_t :20;
  153. vuint32_t HSL:12;
  154. } B;
  155. } HBS;
  156. union { /* Address (Base+0x0018) */
  157. vuint32_t R; /* Can't put ADD in array as it runs [3..22] */
  158. struct {
  159. vuint32_t :9;
  160. vuint32_t ADD:20;
  161. vuint32_t :3;
  162. } B;
  163. } ADR;
  164. /* Note the following 3 registers, BIU[0..2] are mirrored to */
  165. /* the code flash configuraiton PFCR[0..2] registers */
  166. /* To make it easier to code, the BIU registers have been */
  167. /* replaced with the PFCR registers in this header file! */
  168. /* A commented out BIU register is shown for reference! */
  169. union { /* CFLASH Configuration 0 (Base+0x001C) */
  170. vuint32_t R;
  171. struct {
  172. vuint32_t B02_APC:5;
  173. vuint32_t :5; /* vuint32_t B02_WWSC:5; (removed RevD) */
  174. vuint32_t B02_RWSC:5;
  175. vuint32_t B02_RWWC2:1;
  176. vuint32_t B02_RWWC1:1;
  177. vuint32_t B02_P1_BCFG:2;
  178. vuint32_t B02_P1_DPFE:1;
  179. vuint32_t B02_P1_IPFE:1;
  180. vuint32_t B02_P1_PFLM:2;
  181. vuint32_t B02_P1_BFE:1;
  182. vuint32_t B02_RWWC0:1;
  183. vuint32_t B02_P0_BCFG:2;
  184. vuint32_t B02_P0_DPFE:1;
  185. vuint32_t B02_P0_IPFE:1;
  186. vuint32_t B02_P0_PFLM:2;
  187. vuint32_t B02_P0_BFE:1;
  188. } B;
  189. } PFCR0;
  190. /* Commented out Bus Interface Unit 0 (Base+0x001C) */
  191. /*union {
  192. vuint32_t R;
  193. struct {
  194. vuint32_t BI0:32;
  195. } B;
  196. } BIU0; */
  197. union { /* CFLASH Configuration 1 (Base+0x0020) */
  198. vuint32_t R;
  199. struct {
  200. vuint32_t B1_APC:5;
  201. vuint32_t B1_WWSC:5;
  202. vuint32_t B1_RWSC:5;
  203. vuint32_t B1_RWWC2:1;
  204. vuint32_t B1_RWWC1:1;
  205. vuint32_t :6;
  206. vuint32_t B1_P1_BFE:1;
  207. vuint32_t B1_RWWC0:1;
  208. vuint32_t :6;
  209. vuint32_t B1_P0_BFE:1;
  210. } B;
  211. } PFCR1;
  212. /* Commented out Bus Interface Unit 1 (Base+0x0020) */
  213. /*union {
  214. vuint32_t R;
  215. struct {
  216. vuint32_t BI1:32;
  217. } B;
  218. } BIU1; */
  219. union { /* CFLASH Access Protection (Base+0x0024) */
  220. vuint32_t R;
  221. struct {
  222. vuint32_t :6;
  223. vuint32_t ARBM:2;
  224. vuint32_t M7PFD:1;
  225. vuint32_t M6PFD:1;
  226. vuint32_t M5PFD:1;
  227. vuint32_t M4PFD:1;
  228. vuint32_t M3PFD:1;
  229. vuint32_t M2PFD:1;
  230. vuint32_t M1PFD:1;
  231. vuint32_t M0PFD:1;
  232. vuint32_t M7AP:2;
  233. vuint32_t M6AP:2;
  234. vuint32_t M5AP:2;
  235. vuint32_t M4AP:2;
  236. vuint32_t M3AP:2;
  237. vuint32_t M2AP:2;
  238. vuint32_t M1AP:2;
  239. vuint32_t M0AP:2;
  240. } B;
  241. } PFAPR;
  242. /* Commented out Bus Interface Unit 2 (Base+0x0024) */
  243. /*union {
  244. vuint32_t R;
  245. struct {
  246. vuint32_t BI2:32;
  247. } B;
  248. } BIU2; */
  249. vuint8_t CFLASH_reserved0[20]; /* Reserved 20 Bytes (Base+0x0028-0x003B) */
  250. union { /* User Test 0 (Base+0x003C) */
  251. vuint32_t R;
  252. struct {
  253. vuint32_t UTE:1;
  254. vuint32_t :7;
  255. vuint32_t DSI:8;
  256. vuint32_t :10;
  257. vuint32_t MRE:1;
  258. vuint32_t MRV:1;
  259. vuint32_t EIE:1;
  260. vuint32_t AIS:1;
  261. vuint32_t AIE:1;
  262. vuint32_t AID:1;
  263. } B;
  264. } UT0;
  265. union { /* User Test 1 (Base+0x0040) */
  266. vuint32_t R;
  267. struct {
  268. vuint32_t DAI:32;
  269. } B;
  270. } UT1;
  271. union { /* User Test 2 (Base+0x0044) */
  272. vuint32_t R;
  273. struct {
  274. vuint32_t DAI:32;
  275. } B;
  276. } UT2;
  277. union { /* User Multiple Input Sig 0..4 (Base+0x0048-0x005B) */
  278. vuint32_t R;
  279. struct {
  280. vuint32_t MS:32;
  281. } B;
  282. } UMISR[5];
  283. vuint8_t CFLASH_reserved1[16292]; /* Reserved 16292 (Base+0x005C-0x3FFF)*/
  284. }; /* end of CFLASH_tag */
  285. /****************************************************************************/
  286. /* MODULE : DFLASH */
  287. /****************************************************************************/
  288. struct DFLASH_tag {
  289. union { /* Module Configuration (Base+0x0000) */
  290. vuint32_t R;
  291. struct {
  292. vuint32_t EDC:1;
  293. vuint32_t :4;
  294. vuint32_t SIZE:3;
  295. vuint32_t :1;
  296. vuint32_t LAS:3;
  297. vuint32_t :1;
  298. vuint32_t MAS:3;
  299. vuint32_t EER:1;
  300. vuint32_t RWE:1;
  301. vuint32_t :2;
  302. vuint32_t PEAS:1;
  303. vuint32_t DONE:1;
  304. vuint32_t PEG:1;
  305. vuint32_t :4;
  306. vuint32_t PGM:1;
  307. vuint32_t PSUS:1;
  308. vuint32_t ERS:1;
  309. vuint32_t ESUS:1;
  310. vuint32_t EHV:1;
  311. } B;
  312. } MCR;
  313. union { /* Low/Mid address block locking (Base+0x0004) */
  314. vuint32_t R;
  315. struct {
  316. vuint32_t LME:1;
  317. vuint32_t :10;
  318. vuint32_t TSLK:1;
  319. vuint32_t :16;
  320. vuint32_t LLK:4;
  321. } B;
  322. } LML;
  323. vuint8_t DFLASH_reserved0[4]; /* Reserved 4 Bytes (+0x0008-0x000B) */
  324. union { /* Secondary Low/mid block locking (Base+0x000C)*/
  325. vuint32_t R;
  326. struct {
  327. vuint32_t SLE:1;
  328. vuint32_t :10;
  329. vuint32_t STSLK:1;
  330. vuint32_t :16;
  331. vuint32_t SLK:4;
  332. } B;
  333. } SLL;
  334. union { /* Low/Mid address space block sel (Base+0x0010)*/
  335. vuint32_t R;
  336. struct {
  337. vuint32_t:28;
  338. vuint32_t LSL:4;
  339. } B;
  340. } LMS;
  341. vuint8_t DFLASH_reserved1[4]; /* Reserved 4 Bytes (+0x0014-0x0017) */
  342. union { /* Address (Base+0x0018) */
  343. vuint32_t R; /* Can't put ADD in array as it runs [2..22] */
  344. struct {
  345. vuint32_t :9;
  346. vuint32_t ADD:21;
  347. vuint32_t :2;
  348. } B;
  349. } ADR;
  350. vuint8_t DFLASH_reserved2[32]; /* Reserved 32 Bytes (+0x001C-0x003B) */
  351. union { /* User Test 0 (Base+0x003C) */
  352. vuint32_t R;
  353. struct {
  354. vuint32_t UTE:1;
  355. vuint32_t :8;
  356. vuint32_t DSI:7;
  357. vuint32_t :10;
  358. vuint32_t MRE:1;
  359. vuint32_t MRV:1;
  360. vuint32_t EIE:1;
  361. vuint32_t AIS:1;
  362. vuint32_t AIE:1;
  363. vuint32_t AID:1;
  364. } B;
  365. } UT0;
  366. union { /* User Test 1 (Base+0x0040) */
  367. vuint32_t R;
  368. struct {
  369. vuint32_t DAI:32;
  370. } B;
  371. } UT1;
  372. vuint8_t DFLASH_reserved3[4]; /* Reserved 4 Bytes (+0x0044-0x0047) */
  373. union { /* User Multiple Input sig 0..1 (+0x0048-0x004F)*/
  374. vuint32_t R;
  375. struct {
  376. vuint32_t MS:32;
  377. } B;
  378. } UMISR[2];
  379. }; /* end of DFLASH_tag */
  380. /****************************************************************************/
  381. /* MODULE : SIU Lite (tagged as SIU for compatibility) */
  382. /****************************************************************************/
  383. struct SIU_tag {
  384. vuint8_t SIU_reserved0[4]; /* Reserved 4 Bytes (Base+0x0) */
  385. union { /* MCU ID1 (Base+0x0004) */
  386. vuint32_t R;
  387. struct {
  388. vuint32_t PARTNUM:16;
  389. vuint32_t CSP:1;
  390. vuint32_t PKG:5;
  391. vuint32_t :2;
  392. vuint32_t MAJOR_MASK:4;
  393. vuint32_t MINOR_MASK:4;
  394. } B;
  395. } MIDR1;
  396. union { /* MCU ID2 (Base+0x0008) */
  397. vuint32_t R;
  398. struct {
  399. vuint32_t SF:1;
  400. vuint32_t FLASH_SIZE_1:4;
  401. vuint32_t FLASH_SIZE_2:4;
  402. vuint32_t :7;
  403. vuint32_t PARTNUM:8;
  404. vuint32_t :3;
  405. vuint32_t EE:1;
  406. vuint32_t :3;
  407. vuint32_t FR:1;
  408. } B;
  409. } MIDR2;
  410. vuint8_t SIU_reserved1[8]; /* Reserved 8 Bytes (Base+(0x000C--0x0013)) */
  411. union { /* Interrupt Status Flag (Base+0x0014)*/
  412. vuint32_t R;
  413. struct {
  414. vuint32_t :8;
  415. vuint32_t EIF23:1;
  416. vuint32_t EIF22:1;
  417. vuint32_t EIF21:1;
  418. vuint32_t EIF20:1;
  419. vuint32_t EIF19:1;
  420. vuint32_t EIF18:1;
  421. vuint32_t EIF17:1;
  422. vuint32_t EIF16:1;
  423. vuint32_t EIF15:1;
  424. vuint32_t EIF14:1;
  425. vuint32_t EIF13:1;
  426. vuint32_t EIF12:1;
  427. vuint32_t EIF11:1;
  428. vuint32_t EIF10:1;
  429. vuint32_t EIF9:1;
  430. vuint32_t EIF8:1;
  431. vuint32_t EIF7:1;
  432. vuint32_t EIF6:1;
  433. vuint32_t EIF5:1;
  434. vuint32_t EIF4:1;
  435. vuint32_t EIF3:1;
  436. vuint32_t EIF2:1;
  437. vuint32_t EIF1:1;
  438. vuint32_t EIF0:1;
  439. } B;
  440. } ISR;
  441. union { /* Interrupt Request Enable (Base+0x0018) */
  442. vuint32_t R;
  443. struct {
  444. vuint32_t :8;
  445. vuint32_t EIRE23:1;
  446. vuint32_t EIRE22:1;
  447. vuint32_t EIRE21:1;
  448. vuint32_t EIRE20:1;
  449. vuint32_t EIRE19:1;
  450. vuint32_t EIRE18:1;
  451. vuint32_t EIRE17:1;
  452. vuint32_t EIRE16:1;
  453. vuint32_t EIRE15:1;
  454. vuint32_t EIRE14:1;
  455. vuint32_t EIRE13:1;
  456. vuint32_t EIRE12:1;
  457. vuint32_t EIRE11:1;
  458. vuint32_t EIRE10:1;
  459. vuint32_t EIRE9:1;
  460. vuint32_t EIRE8:1;
  461. vuint32_t EIRE7:1;
  462. vuint32_t EIRE6:1;
  463. vuint32_t EIRE5:1;
  464. vuint32_t EIRE4:1;
  465. vuint32_t EIRE3:1;
  466. vuint32_t EIRE2:1;
  467. vuint32_t EIRE1:1;
  468. vuint32_t EIRE0:1;
  469. } B;
  470. } IRER;
  471. vuint8_t SIU_reserved2[12]; /* Reserved 12 Bytes (Base+0x001C-0x0027) */
  472. union { /* Interrupt Rising-Edge Event Enable (+0x0028) */
  473. vuint32_t R;
  474. struct {
  475. vuint32_t :8;
  476. vuint32_t IREE23:1;
  477. vuint32_t IREE22:1;
  478. vuint32_t IREE21:1;
  479. vuint32_t IREE20:1;
  480. vuint32_t IREE19:1;
  481. vuint32_t IREE18:1;
  482. vuint32_t IREE17:1;
  483. vuint32_t IREE16:1;
  484. vuint32_t IREE15:1;
  485. vuint32_t IREE14:1;
  486. vuint32_t IREE13:1;
  487. vuint32_t IREE12:1;
  488. vuint32_t IREE11:1;
  489. vuint32_t IREE10:1;
  490. vuint32_t IREE9:1;
  491. vuint32_t IREE8:1;
  492. vuint32_t IREE7:1;
  493. vuint32_t IREE6:1;
  494. vuint32_t IREE5:1;
  495. vuint32_t IREE4:1;
  496. vuint32_t IREE3:1;
  497. vuint32_t IREE2:1;
  498. vuint32_t IREE1:1;
  499. vuint32_t IREE0:1;
  500. } B;
  501. } IREER;
  502. union { /* Interrupt Falling-Edge Event Enable (+0x002C)*/
  503. vuint32_t R;
  504. struct {
  505. vuint32_t :8;
  506. vuint32_t IFEE23:1;
  507. vuint32_t IFEE22:1;
  508. vuint32_t IFEE21:1;
  509. vuint32_t IFEE20:1;
  510. vuint32_t IFEE19:1;
  511. vuint32_t IFEE18:1;
  512. vuint32_t IFEE17:1;
  513. vuint32_t IFEE16:1;
  514. vuint32_t IFEE15:1;
  515. vuint32_t IFEE14:1;
  516. vuint32_t IFEE13:1;
  517. vuint32_t IFEE12:1;
  518. vuint32_t IFEE11:1;
  519. vuint32_t IFEE10:1;
  520. vuint32_t IFEE9:1;
  521. vuint32_t IFEE8:1;
  522. vuint32_t IFEE7:1;
  523. vuint32_t IFEE6:1;
  524. vuint32_t IFEE5:1;
  525. vuint32_t IFEE4:1;
  526. vuint32_t IFEE3:1;
  527. vuint32_t IFEE2:1;
  528. vuint32_t IFEE1:1;
  529. vuint32_t IFEE0:1;
  530. } B;
  531. } IFEER;
  532. union { /* Interrupt Filter Enable (Base+0x0030) */
  533. vuint32_t R;
  534. struct {
  535. vuint32_t :8;
  536. vuint32_t IFE23:1;
  537. vuint32_t IFE22:1;
  538. vuint32_t IFE21:1;
  539. vuint32_t IFE20:1;
  540. vuint32_t IFE19:1;
  541. vuint32_t IFE18:1;
  542. vuint32_t IFE17:1;
  543. vuint32_t IFE16:1;
  544. vuint32_t IFE15:1;
  545. vuint32_t IFE14:1;
  546. vuint32_t IFE13:1;
  547. vuint32_t IFE12:1;
  548. vuint32_t IFE11:1;
  549. vuint32_t IFE10:1;
  550. vuint32_t IFE9:1;
  551. vuint32_t IFE8:1;
  552. vuint32_t IFE7:1;
  553. vuint32_t IFE6:1;
  554. vuint32_t IFE5:1;
  555. vuint32_t IFE4:1;
  556. vuint32_t IFE3:1;
  557. vuint32_t IFE2:1;
  558. vuint32_t IFE1:1;
  559. vuint32_t IFE0:1;
  560. } B;
  561. } IFER;
  562. vuint8_t SIU_reserved3[12]; /* Reserved 12 Bytes (Base+0x0034-0x003F) */
  563. union { /* Pad Configuration 0..198 (Base+0x0040-0x01CD)*/
  564. vuint16_t R;
  565. struct {
  566. vuint16_t :1;
  567. vuint16_t SMC:1;
  568. vuint16_t APC:1;
  569. vuint16_t PA:3;
  570. vuint16_t OBE:1;
  571. vuint16_t IBE:1;
  572. vuint16_t :2; /* vuint16_t DSC:2; */
  573. vuint16_t ODE:1;
  574. vuint16_t :2; /* vuint16_t HYS:1; */
  575. vuint16_t SRC:1;
  576. vuint16_t WPE:1;
  577. vuint16_t WPS:1;
  578. } B;
  579. } PCR[199];
  580. vuint8_t SIU_reserved4[818]; /*Reserved 818 Bytes (Base+0x01CE-0x04FF) */
  581. union { /* Pad Selection for Mux Input (0x0500-0x543) */
  582. vuint8_t R;
  583. struct {
  584. vuint8_t :4;
  585. vuint8_t PADSEL:4;
  586. } B;
  587. } PSMI[68];
  588. vuint8_t SIU_reserved5[188]; /*Reserved 188 Bytes (Base+0x0544-0x05FF) */
  589. union { /* GPIO Pad Data Output (Base+0x0600-0x06C7) */
  590. vuint8_t R;
  591. struct {
  592. vuint8_t :7;
  593. vuint8_t PDO:1;
  594. } B;
  595. } GPDO[200];
  596. vuint8_t SIU_reserved6[312]; /*Reserved 312 Bytes (Base+0x06C8-0x07FF) */
  597. union { /* GPIO Pad Data Input (Base+0x0800-0x08C7) */
  598. vuint8_t R;
  599. struct {
  600. vuint8_t :7;
  601. vuint8_t PDI:1;
  602. } B;
  603. } GPDI[200];
  604. vuint8_t SIU_reserved7[824]; /*Reserved 824 Bytes (Base+0x08C8-0x0BFF) */
  605. union { /* Parallel GPIO Pad Data Out 0-6 (0x0C00-0xC018) */
  606. vuint32_t R;
  607. struct {
  608. vuint32_t PPDO:32;
  609. } B;
  610. } PGPDO[7];
  611. vuint8_t SIU_reserved8[36]; /* Reserved 36 Bytes (Base+0x0C1C-0x0C3F) */
  612. union { /* Parallel GPIO Pad Data In 0-6 (0x0C40-0x0C58) */
  613. vuint32_t R;
  614. struct {
  615. vuint32_t PPDI:32;
  616. } B;
  617. } PGPDI[7];
  618. vuint8_t SIU_reserved9[36]; /* Reserved 36 Bytes (Base+0x0C5C-0x0C7F) */
  619. union { /* Masked Parallel GPIO Pad Data Out 0-12 (0x0C80-0x0CB0) */
  620. vuint32_t R;
  621. struct {
  622. vuint32_t MASK:16;
  623. vuint32_t MPPDO:16;
  624. } B;
  625. } MPGPDO[13];
  626. vuint8_t SIU_reserved10[844]; /*Reserved 844 Bytes (Base+0x0CB4-0x0FFF)*/
  627. union { /* Interrupt Filter Max Counter 0..23 (+0x1000-0x105C) */
  628. vuint32_t R;
  629. struct {
  630. vuint32_t :28;
  631. vuint32_t MAXCNT:4;
  632. } B;
  633. } IFMC[24];
  634. vuint8_t SIU_reserved11[32]; /* Reserved 32 Bytes (Base+0x1060-0x107F) */
  635. union { /* Interrupt Filter Clock Prescaler (Base+0x1080) */
  636. vuint32_t R;
  637. struct {
  638. vuint32_t :28;
  639. vuint32_t IFCP:4;
  640. } B;
  641. } IFCPR;
  642. vuint8_t SIU_reserved12[124]; /* Reserved 124 Bytes (+0x1084-0x10FF) */
  643. /* PISR group 1 (eMIOS 0 to DSPI 0) */
  644. union { /* Parallel Input Select 0 (Base+0x1100) */
  645. vuint32_t R;
  646. struct {
  647. vuint32_t IPS0:4;
  648. vuint32_t IPS1:4;
  649. vuint32_t IPS2:4;
  650. vuint32_t IPS3:4;
  651. vuint32_t IPS4:4;
  652. vuint32_t IPS5:4;
  653. vuint32_t IPS6:4;
  654. vuint32_t IPS7:4;
  655. } B;
  656. } PISR0;
  657. union { /* Parallel Input Select 1 (Base+0x1104) */
  658. vuint32_t R;
  659. struct {
  660. vuint32_t IPS8:4;
  661. vuint32_t IPS9:4;
  662. vuint32_t IPS10:4;
  663. vuint32_t IPS11:4;
  664. vuint32_t IPS12:4;
  665. vuint32_t IPS13:4;
  666. vuint32_t IPS14:4;
  667. vuint32_t IPS15:4;
  668. } B;
  669. } PISR1;
  670. union { /* Parallel Input Select 2 (Base+0x1108) */
  671. vuint32_t R;
  672. struct {
  673. vuint32_t IPS16:4;
  674. vuint32_t IPS17:4;
  675. vuint32_t IPS18:4;
  676. vuint32_t IPS19:4;
  677. vuint32_t IPS20:4;
  678. vuint32_t IPS21:4;
  679. vuint32_t IPS22:4;
  680. vuint32_t IPS23:4;
  681. } B;
  682. } PISR2;
  683. union { /* Parallel Input Select 3 (Base+0x110C) */
  684. vuint32_t R;
  685. struct {
  686. vuint32_t IPS24:4;
  687. vuint32_t IPS25:4;
  688. vuint32_t IPS26:4;
  689. vuint32_t IPS27:4;
  690. vuint32_t IPS28:4;
  691. vuint32_t IPS29:4;
  692. vuint32_t IPS30:4;
  693. vuint32_t IPS31:4;
  694. } B;
  695. } PISR3;
  696. /* PISR group 2 (eMIOS 1 to DSPI 1) */
  697. union { /* Parallel Input Select 4 (Base+0x1110) */
  698. vuint32_t R;
  699. struct {
  700. vuint32_t IPS0:4;
  701. vuint32_t IPS1:4;
  702. vuint32_t IPS2:4;
  703. vuint32_t IPS3:4;
  704. vuint32_t IPS4:4;
  705. vuint32_t IPS5:4;
  706. vuint32_t IPS6:4;
  707. vuint32_t IPS7:4;
  708. } B;
  709. } PISR4;
  710. union { /* Parallel Input Select 5 (Base+0x1114) */
  711. vuint32_t R;
  712. struct {
  713. vuint32_t IPS8:4;
  714. vuint32_t IPS9:4;
  715. vuint32_t IPS10:4;
  716. vuint32_t IPS11:4;
  717. vuint32_t IPS12:4;
  718. vuint32_t IPS13:4;
  719. vuint32_t IPS14:4;
  720. vuint32_t IPS15:4;
  721. } B;
  722. } PISR5;
  723. union { /* Parallel Input Select 6 (Base+0x1118) */
  724. vuint32_t R;
  725. struct {
  726. vuint32_t IPS16:4;
  727. vuint32_t IPS17:4;
  728. vuint32_t IPS18:4;
  729. vuint32_t IPS19:4;
  730. vuint32_t IPS20:4;
  731. vuint32_t IPS21:4;
  732. vuint32_t IPS22:4;
  733. vuint32_t IPS23:4;
  734. } B;
  735. } PISR6;
  736. union { /* Parallel Input Select 7 (Base+0x111C) */
  737. vuint32_t R;
  738. struct {
  739. vuint32_t IPS24:4;
  740. vuint32_t IPS25:4;
  741. vuint32_t IPS26:4;
  742. vuint32_t IPS27:4;
  743. vuint32_t IPS28:4;
  744. vuint32_t IPS29:4;
  745. vuint32_t IPS30:4;
  746. vuint32_t IPS31:4;
  747. } B;
  748. } PISR7;
  749. /* PISR group 3 (eMIOS 0 to DSPI 3) */
  750. union { /* Parallel Input Select 8 (Base+0x1120) */
  751. vuint32_t R;
  752. struct {
  753. vuint32_t IPS0:4;
  754. vuint32_t IPS1:4;
  755. vuint32_t IPS2:4;
  756. vuint32_t IPS3:4;
  757. vuint32_t IPS4:4;
  758. vuint32_t IPS5:4;
  759. vuint32_t IPS6:4;
  760. vuint32_t IPS7:4;
  761. } B;
  762. } PISR8;
  763. union { /* Parallel Input Select 9 (Base+0x1124) */
  764. vuint32_t R;
  765. struct {
  766. vuint32_t IPS8:4;
  767. vuint32_t IPS9:4;
  768. vuint32_t IPS10:4;
  769. vuint32_t IPS11:4;
  770. vuint32_t IPS12:4;
  771. vuint32_t IPS13:4;
  772. vuint32_t IPS14:4;
  773. vuint32_t IPS15:4;
  774. } B;
  775. } PISR9;
  776. union { /* Parallel Input Select 10 (Base+0x1128) */
  777. vuint32_t R;
  778. struct {
  779. vuint32_t IPS16:4;
  780. vuint32_t IPS17:4;
  781. vuint32_t IPS18:4;
  782. vuint32_t IPS19:4;
  783. vuint32_t IPS20:4;
  784. vuint32_t IPS21:4;
  785. vuint32_t IPS22:4;
  786. vuint32_t IPS23:4;
  787. } B;
  788. } PISR10;
  789. union { /* Parallel Input Select 11 (Base+0x112C) */
  790. vuint32_t R;
  791. struct {
  792. vuint32_t IPS24:4;
  793. vuint32_t IPS25:4;
  794. vuint32_t IPS26:4;
  795. vuint32_t IPS27:4;
  796. vuint32_t IPS28:4;
  797. vuint32_t IPS29:4;
  798. vuint32_t IPS30:4;
  799. vuint32_t IPS31:4;
  800. } B;
  801. } PISR11;
  802. /* PISR group 4 (eMIOS 1 to DSPI 4) */
  803. union { /* Parallel Input Select 12 (Base+0x1130) */
  804. vuint32_t R;
  805. struct {
  806. vuint32_t IPS0:4;
  807. vuint32_t IPS1:4;
  808. vuint32_t IPS2:4;
  809. vuint32_t IPS3:4;
  810. vuint32_t IPS4:4;
  811. vuint32_t IPS5:4;
  812. vuint32_t IPS6:4;
  813. vuint32_t IPS7:4;
  814. } B;
  815. } PISR12;
  816. union { /* Parallel Input Select 13 (Base+0x1134) */
  817. vuint32_t R;
  818. struct {
  819. vuint32_t IPS8:4;
  820. vuint32_t IPS9:4;
  821. vuint32_t IPS10:4;
  822. vuint32_t IPS11:4;
  823. vuint32_t IPS12:4;
  824. vuint32_t IPS13:4;
  825. vuint32_t IPS14:4;
  826. vuint32_t IPS15:4;
  827. } B;
  828. } PISR13;
  829. union { /* Parallel Input Select 14 (Base+0x1138) */
  830. vuint32_t R;
  831. struct {
  832. vuint32_t IPS16:4;
  833. vuint32_t IPS17:4;
  834. vuint32_t IPS18:4;
  835. vuint32_t IPS19:4;
  836. vuint32_t IPS20:4;
  837. vuint32_t IPS21:4;
  838. vuint32_t IPS22:4;
  839. vuint32_t IPS23:4;
  840. } B;
  841. } PISR14;
  842. union { /* Parallel Input Select 15 (Base+0x113C) */
  843. vuint32_t R;
  844. struct {
  845. vuint32_t IPS24:4;
  846. vuint32_t IPS25:4;
  847. vuint32_t IPS26:4;
  848. vuint32_t IPS27:4;
  849. vuint32_t IPS28:4;
  850. vuint32_t IPS29:4;
  851. vuint32_t IPS30:4;
  852. vuint32_t IPS31:4;
  853. } B;
  854. } PISR15;
  855. vuint8_t SIU_reserved13[192]; /*Reserved 192 Bytes (Base+0x1140-0x11FF)*/
  856. union { /* DSPI Input Select (Base+0x1200) */
  857. vuint32_t R;
  858. struct {
  859. vuint32_t SINSEL0:2;
  860. vuint32_t SSSSEL0:2;
  861. vuint32_t SCKSEL0:2;
  862. vuint32_t TRIGSEL0:2;
  863. vuint32_t SINSEL1:2;
  864. vuint32_t SSSSEL1:2;
  865. vuint32_t SCKSEL1:2;
  866. vuint32_t TRIGSEL1:2;
  867. vuint32_t SINSEL2:2;
  868. vuint32_t SSSSEL2:2;
  869. vuint32_t SCKSEL2:2;
  870. vuint32_t TRIGSEL2:2;
  871. vuint32_t SINSEL3:2;
  872. vuint32_t SSSSEL3:2;
  873. vuint32_t SCKSEL3:2;
  874. vuint32_t TRIGSEL3:2;
  875. } B;
  876. } DISR;
  877. }; /* end of SIU_tag */
  878. /****************************************************************************/
  879. /* MODULE : WKUP */
  880. /****************************************************************************/
  881. struct WKUP_tag{
  882. union { /* NMI Status Flag (Base+0x0000) */
  883. vuint32_t R;
  884. struct {
  885. vuint32_t NIF0:1;
  886. vuint32_t NOVF0:1;
  887. vuint32_t :6;
  888. vuint32_t NIF1:1;
  889. vuint32_t NOVF1:1;
  890. vuint32_t :22;
  891. } B;
  892. } NSR;
  893. vuint8_t WKUP_reserved0[4]; /* Reserved 4 Bytes (Base+0x0004-0x0007) */
  894. union { /* NMI Configuration (Base+0x0008) */
  895. vuint32_t R;
  896. struct {
  897. vuint32_t NLOCK0:1;
  898. vuint32_t NDSS0:2;
  899. vuint32_t NWRE0:1;
  900. vuint32_t :1;
  901. vuint32_t NREE0:1;
  902. vuint32_t NFEE0:1;
  903. vuint32_t NFE0:1;
  904. vuint32_t NLOCK1:1;
  905. vuint32_t NDSS1:2;
  906. vuint32_t NWRE1:1;
  907. vuint32_t :1;
  908. vuint32_t NREE1:1;
  909. vuint32_t NFEE1:1;
  910. vuint32_t NFE1:1;
  911. vuint32_t :16;
  912. } B;
  913. } NCR;
  914. vuint8_t WKUP_reserved1[8]; /* Reserved 8 Bytes (Base+0x000C-0x0013) */
  915. union { /* Wakeup/Interrup status flag (Base+0x0014) */
  916. vuint32_t R;
  917. struct {
  918. vuint32_t EIF:32;
  919. } B;
  920. } WISR;
  921. union { /* Interrupt Request Enable (Base+0x0018) */
  922. vuint32_t R;
  923. struct {
  924. vuint32_t EIRE:32;
  925. } B;
  926. } IRER;
  927. union { /* Wakeup Request Enable (Base+0x001C) */
  928. vuint32_t R;
  929. struct {
  930. vuint32_t WRE:32;
  931. } B;
  932. } WRER;
  933. vuint8_t WKUP_reserved2[8]; /* Reserved 8 Bytes (Base+0x0020-0x0027) */
  934. union { /* Wakeup/Interrupt Rising-Edge (Base+0x0028) */
  935. vuint32_t R;
  936. struct {
  937. vuint32_t IREE:32;
  938. } B;
  939. } WIREER;
  940. union { /* Wakeup/Interrupt Falling-Edge (Base+0x002C) */
  941. vuint32_t R;
  942. struct {
  943. vuint32_t IFEE:32;
  944. } B;
  945. } WIFEER;
  946. union { /* Wakeup/Interrupt Filter Enable (Base+0x0030) */
  947. vuint32_t R;
  948. struct {
  949. vuint32_t IFE:32;
  950. } B;
  951. } WIFER;
  952. union { /* Wakeup/Interrupt Pullup Enable (Base+0x0034) */
  953. vuint32_t R;
  954. struct {
  955. vuint32_t IPUE:32;
  956. } B;
  957. } WIPUER; /* Wakeup/Interrupt Pullup Enable Register */
  958. vuint8_t WKUP_reserved3[16328]; /* Reserved 16328 (Base+0x0038-0x3FFF) */
  959. }; /* end of WKUP_tag */
  960. /****************************************************************************/
  961. /* MODULE : EMIOS */
  962. /****************************************************************************/
  963. struct EMIOS_CHANNEL_tag{
  964. union { /* Channel A Data (UCn Base+0x0000) */
  965. vuint32_t R;
  966. struct {
  967. vuint32_t :16;
  968. vuint32_t A:16;
  969. } B;
  970. } CADR;
  971. union { /* Channel B Data (UCn Base+0x0004) */
  972. vuint32_t R;
  973. struct {
  974. vuint32_t :16;
  975. vuint32_t B:16;
  976. } B;
  977. } CBDR;
  978. union { /* Channel Counter (UCn Base+0x0008) */
  979. vuint32_t R;
  980. struct {
  981. vuint32_t :16;
  982. vuint32_t C:16;
  983. } B;
  984. } CCNTR;
  985. union { /* Channel Control (UCn Base+0x000C) */
  986. vuint32_t R;
  987. struct {
  988. vuint32_t FREN:1;
  989. vuint32_t :3;
  990. vuint32_t UCPRE:2;
  991. vuint32_t UCPEN:1;
  992. vuint32_t DMA:1;
  993. vuint32_t :1;
  994. vuint32_t IF:4;
  995. vuint32_t FCK:1;
  996. vuint32_t FEN:1;
  997. vuint32_t :3;
  998. vuint32_t FORCMA:1;
  999. vuint32_t FORCMB:1;
  1000. vuint32_t :1;
  1001. vuint32_t BSL:2;
  1002. vuint32_t EDSEL:1;
  1003. vuint32_t EDPOL:1;
  1004. vuint32_t MODE:7;
  1005. } B;
  1006. } CCR;
  1007. union { /* Channel Status (UCn Base+0x0010) */
  1008. vuint32_t R;
  1009. struct {
  1010. vuint32_t OVR:1;
  1011. vuint32_t :15;
  1012. vuint32_t OVFL:1;
  1013. vuint32_t :12;
  1014. vuint32_t UCIN:1;
  1015. vuint32_t UCOUT:1;
  1016. vuint32_t FLAG:1;
  1017. } B;
  1018. } CSR;
  1019. union { /* Alternate Channel A Data (UCn Base+0x0014) */
  1020. vuint32_t R;
  1021. struct {
  1022. vuint32_t :16;
  1023. vuint32_t ALTA:16;
  1024. } B;
  1025. } ALTCADR;
  1026. vuint8_t EMIOS_CHANNEL_reserved0[8]; /* (UCn Base + (0x0018-0x001F) */
  1027. }; /* end of EMIOS_CHANNEL_tag */
  1028. struct EMIOS_tag{
  1029. union { /* Module Configuration (Base+0x0000) */
  1030. vuint32_t R;
  1031. struct {
  1032. vuint32_t :1;
  1033. vuint32_t MDIS:1;
  1034. vuint32_t FRZ:1;
  1035. vuint32_t GTBE:1;
  1036. vuint32_t :1;
  1037. vuint32_t GPREN:1;
  1038. vuint32_t :10;
  1039. vuint32_t GPRE:8;
  1040. vuint32_t :8;
  1041. } B;
  1042. } MCR;
  1043. union { /* Global Flag (Base+0x0004) */
  1044. vuint32_t R;
  1045. struct {
  1046. vuint32_t F31:1;
  1047. vuint32_t F30:1;
  1048. vuint32_t F29:1;
  1049. vuint32_t F28:1;
  1050. vuint32_t F27:1;
  1051. vuint32_t F26:1;
  1052. vuint32_t F25:1;
  1053. vuint32_t F24:1;
  1054. vuint32_t F23:1;
  1055. vuint32_t F22:1;
  1056. vuint32_t F21:1;
  1057. vuint32_t F20:1;
  1058. vuint32_t F19:1;
  1059. vuint32_t F18:1;
  1060. vuint32_t F17:1;
  1061. vuint32_t F16:1;
  1062. vuint32_t F15:1;
  1063. vuint32_t F14:1;
  1064. vuint32_t F13:1;
  1065. vuint32_t F12:1;
  1066. vuint32_t F11:1;
  1067. vuint32_t F10:1;
  1068. vuint32_t F9:1;
  1069. vuint32_t F8:1;
  1070. vuint32_t F7:1;
  1071. vuint32_t F6:1;
  1072. vuint32_t F5:1;
  1073. vuint32_t F4:1;
  1074. vuint32_t F3:1;
  1075. vuint32_t F2:1;
  1076. vuint32_t F1:1;
  1077. vuint32_t F0:1;
  1078. } B;
  1079. } GFR;
  1080. union { /* Output Update Disable (Base+0x0008) */
  1081. vuint32_t R;
  1082. struct {
  1083. vuint32_t OU31:1;
  1084. vuint32_t OU30:1;
  1085. vuint32_t OU29:1;
  1086. vuint32_t OU28:1;
  1087. vuint32_t OU27:1;
  1088. vuint32_t OU26:1;
  1089. vuint32_t OU25:1;
  1090. vuint32_t OU24:1;
  1091. vuint32_t OU23:1;
  1092. vuint32_t OU22:1;
  1093. vuint32_t OU21:1;
  1094. vuint32_t OU20:1;
  1095. vuint32_t OU19:1;
  1096. vuint32_t OU18:1;
  1097. vuint32_t OU17:1;
  1098. vuint32_t OU16:1;
  1099. vuint32_t OU15:1;
  1100. vuint32_t OU14:1;
  1101. vuint32_t OU13:1;
  1102. vuint32_t OU12:1;
  1103. vuint32_t OU11:1;
  1104. vuint32_t OU10:1;
  1105. vuint32_t OU9:1;
  1106. vuint32_t OU8:1;
  1107. vuint32_t OU7:1;
  1108. vuint32_t OU6:1;
  1109. vuint32_t OU5:1;
  1110. vuint32_t OU4:1;
  1111. vuint32_t OU3:1;
  1112. vuint32_t OU2:1;
  1113. vuint32_t OU1:1;
  1114. vuint32_t OU0:1;
  1115. } B;
  1116. } OUDR;
  1117. union { /* Disable Channel (Base+0x000F) */
  1118. vuint32_t R;
  1119. struct {
  1120. vuint32_t CHDIS31:1;
  1121. vuint32_t CHDIS30:1;
  1122. vuint32_t CHDIS29:1;
  1123. vuint32_t CHDIS28:1;
  1124. vuint32_t CHDIS27:1;
  1125. vuint32_t CHDIS26:1;
  1126. vuint32_t CHDIS25:1;
  1127. vuint32_t CHDIS24:1;
  1128. vuint32_t CHDIS23:1;
  1129. vuint32_t CHDIS22:1;
  1130. vuint32_t CHDIS21:1;
  1131. vuint32_t CHDIS20:1;
  1132. vuint32_t CHDIS19:1;
  1133. vuint32_t CHDIS18:1;
  1134. vuint32_t CHDIS17:1;
  1135. vuint32_t CHDIS16:1;
  1136. vuint32_t CHDIS15:1;
  1137. vuint32_t CHDIS14:1;
  1138. vuint32_t CHDIS13:1;
  1139. vuint32_t CHDIS12:1;
  1140. vuint32_t CHDIS11:1;
  1141. vuint32_t CHDIS10:1;
  1142. vuint32_t CHDIS9:1;
  1143. vuint32_t CHDIS8:1;
  1144. vuint32_t CHDIS7:1;
  1145. vuint32_t CHDIS6:1;
  1146. vuint32_t CHDIS5:1;
  1147. vuint32_t CHDIS4:1;
  1148. vuint32_t CHDIS3:1;
  1149. vuint32_t CHDIS2:1;
  1150. vuint32_t CHDIS1:1;
  1151. vuint32_t CHDIS0:1;
  1152. } B;
  1153. } UCDIS;
  1154. vuint8_t EMIOS_reserved0[16]; /* Reserved 16 Bytes (Base+0x0010-0x001F) */
  1155. struct EMIOS_CHANNEL_tag CH[32]; /* Add in 32 unified channels */
  1156. vuint8_t EMIOS_reserved1[3040]; /* 3040 bytes (Base+0x0420-0x0FFF) */
  1157. }; /* end of EMIOS_tag */
  1158. /****************************************************************************/
  1159. /* MODULE : SSCM */
  1160. /****************************************************************************/
  1161. struct SSCM_tag{
  1162. union { /* Status (Base+0x0000) */
  1163. vuint16_t R;
  1164. struct {
  1165. vuint16_t :1;
  1166. vuint16_t CER:1;
  1167. vuint16_t :1;
  1168. vuint16_t Z4_NXEN:1;
  1169. vuint16_t Z0_NXEN:1;
  1170. vuint16_t PUB:1;
  1171. vuint16_t SEC:1;
  1172. vuint16_t :1;
  1173. vuint16_t BMODE:3;
  1174. vuint16_t VLE:1;
  1175. vuint16_t :4;
  1176. } B;
  1177. } STATUS;
  1178. union { /* System Memory Configuration (Base+0x002) */
  1179. vuint16_t R;
  1180. struct {
  1181. vuint16_t JPIN:10;
  1182. vuint16_t ILVD:1;
  1183. vuint16_t MREV:4;
  1184. vuint16_t DVLD:1;
  1185. } B;
  1186. } MEMCONFIG;
  1187. vuint8_t SSCM_reserved0[2]; /* Reserved 2 bytes (Base+0x0004-0x0005) */
  1188. union { /* Error Configuration (Base+0x0006) */
  1189. vuint16_t R;
  1190. struct {
  1191. vuint16_t :14;
  1192. vuint16_t PAE:1;
  1193. vuint16_t RAE:1;
  1194. } B;
  1195. } ERROR;
  1196. union { /* Debug Status Port (Base+0x0008) */
  1197. vuint16_t R;
  1198. struct {
  1199. vuint16_t :13;
  1200. vuint16_t DEBUG_MODE:3;
  1201. } B;
  1202. } DEBUGPORT;
  1203. vuint8_t SSCM_reserved1[2]; /* Reserved 2 bytes (Base+0x000A-0x000B) */
  1204. union { /* Password Comparison High Word (Base+0x000C) */
  1205. vuint32_t R;
  1206. struct {
  1207. vuint32_t PWD_HI:32;
  1208. } B;
  1209. } PWCMPH;
  1210. union { /* Password Comparison Low Word (Base+0x0010)*/
  1211. vuint32_t R;
  1212. struct {
  1213. vuint32_t PWD_LO:32;
  1214. } B;
  1215. } PWCMPL;
  1216. vuint8_t SSCM_reserved2[4]; /* Reserved 4 bytes (Base+0x0014-0x0017) */
  1217. union { /* DPM Boot (Base+0x0018)*/
  1218. vuint32_t R;
  1219. struct {
  1220. vuint32_t PBOOT:30;
  1221. vuint32_t DVLE:1;
  1222. vuint32_t :1;
  1223. } B;
  1224. } DPMBOOT;
  1225. union { /* DPM Boot Key (Base+0x001C)*/
  1226. vuint32_t R;
  1227. struct {
  1228. vuint32_t :16;
  1229. vuint32_t KEY:16;
  1230. } B;
  1231. } DPMKEY;
  1232. union { /* User option status (Base+0x0020)*/
  1233. vuint32_t R;
  1234. struct {
  1235. vuint32_t UOPT:32;
  1236. } B;
  1237. } UOPS;
  1238. vuint8_t SSCM_reserved3[4]; /* Reserved 4 bytes (Base+0x0024-0x0027) */
  1239. union { /* Processor Start Address (Base+0x0028)*/
  1240. vuint32_t R;
  1241. struct {
  1242. vuint32_t SADR:32;
  1243. } B;
  1244. } PSA;
  1245. union { /* Code Length (Base+0x002C)*/
  1246. vuint32_t R;
  1247. struct {
  1248. vuint32_t CL:32;
  1249. } B;
  1250. } CLEN;
  1251. }; /* end of SSCM_tag */
  1252. /****************************************************************************/
  1253. /* MODULE : ME */
  1254. /****************************************************************************/
  1255. struct ME_tag{
  1256. union { /* Global Status (Base+0x0000) */
  1257. vuint32_t R;
  1258. struct {
  1259. vuint32_t S_CURRENTMODE:4;
  1260. vuint32_t S_MTRANS:1;
  1261. vuint32_t :1; /* vuint32_t S_DC:1; (Not on B3M) */
  1262. vuint32_t :2;
  1263. vuint32_t S_PDO:1;
  1264. vuint32_t :2;
  1265. vuint32_t S_MVR:1;
  1266. vuint32_t S_DFLA:2;
  1267. vuint32_t S_CFLA:2;
  1268. vuint32_t :9;
  1269. vuint32_t S_FMPLL:1;
  1270. vuint32_t S_FXOSC:1;
  1271. vuint32_t S_FIRC:1;
  1272. vuint32_t S_SYSCLK:4;
  1273. } B;
  1274. } GS;
  1275. union { /* Mode Control (Base+0x004) */
  1276. vuint32_t R;
  1277. struct {
  1278. vuint32_t TARGET_MODE:4;
  1279. vuint32_t :12;
  1280. vuint32_t KEY:16;
  1281. } B;
  1282. } MCTL;
  1283. union { /* Mode Enable (Base+0x0008) */
  1284. vuint32_t R;
  1285. struct {
  1286. vuint32_t :16;
  1287. vuint32_t RESET_DEST:1;
  1288. vuint32_t :1;
  1289. vuint32_t STANDBY:1;
  1290. vuint32_t :2;
  1291. vuint32_t STOP:1;
  1292. vuint32_t :1;
  1293. vuint32_t HALT:1;
  1294. vuint32_t RUN3:1;
  1295. vuint32_t RUN2:1;
  1296. vuint32_t RUN1:1;
  1297. vuint32_t RUN0:1;
  1298. vuint32_t DRUN:1;
  1299. vuint32_t SAFE:1;
  1300. vuint32_t TEST:1;
  1301. vuint32_t RESET:1;
  1302. } B;
  1303. } MER;
  1304. union { /* Interrupt Status (Base+0x000C) */
  1305. vuint32_t R;
  1306. struct {
  1307. vuint32_t :28;
  1308. vuint32_t I_ICONF:1;
  1309. vuint32_t I_IMODE:1;
  1310. vuint32_t I_SAFE:1;
  1311. vuint32_t I_MTC:1;
  1312. } B;
  1313. } IS;
  1314. union { /* Interrupt Mask (Base+0x0010) */
  1315. vuint32_t R;
  1316. struct {
  1317. vuint32_t :27;
  1318. vuint32_t M_ICONF_CU:1;
  1319. vuint32_t M_ICONF:1;
  1320. vuint32_t M_IMODE:1;
  1321. vuint32_t M_SAFE:1;
  1322. vuint32_t M_MTC:1;
  1323. } B;
  1324. } IM;
  1325. union { /* Invalid Mode Transition Status (Base+0x0014) */
  1326. vuint32_t R;
  1327. struct {
  1328. vuint32_t :27;
  1329. vuint32_t S_MTI:1;
  1330. vuint32_t S_MRI:1;
  1331. vuint32_t S_DMA:1;
  1332. vuint32_t S_NMA:1;
  1333. vuint32_t S_SEA:1;
  1334. } B;
  1335. } IMTS;
  1336. union { /* Debug Mode Transition Status (Base+0x0018) */
  1337. vuint32_t R;
  1338. struct {
  1339. vuint32_t PREVIOUS_MODE:4;
  1340. vuint32_t :4;
  1341. vuint32_t MPH_BUSY:1;
  1342. vuint32_t :2;
  1343. vuint32_t PMC_PROG:1;
  1344. vuint32_t CORE_DBG:1;
  1345. vuint32_t :2;
  1346. vuint32_t SMR:1;
  1347. vuint32_t :1;
  1348. vuint32_t VREG_CSRC_SC:1;
  1349. vuint32_t CSRC_CSRC_SC:1;
  1350. vuint32_t FIRC_SC:1;
  1351. vuint32_t SCSRC_SC:1;
  1352. vuint32_t SYSCLK_SW:1;
  1353. vuint32_t DFLASH_SC:1;
  1354. vuint32_t CFLASH_SC:1;
  1355. vuint32_t CDP_PRPH_0_143:1;
  1356. vuint32_t :3;
  1357. vuint32_t CDP_PRPH_96_127:1;
  1358. vuint32_t CDP_PRPH_64_95:1;
  1359. vuint32_t CDP_PRPH_32_63:1;
  1360. vuint32_t CDP_PRPH_0_31:1;
  1361. } B;
  1362. } DMTS;
  1363. vuint8_t ME_reserved0[4]; /* reserved 4 bytes (Base+0x001C-0x001F) */
  1364. union { /* Reset Mode Configuration (Base+0x0020) */
  1365. vuint32_t R;
  1366. struct {
  1367. vuint32_t :8;
  1368. vuint32_t PDO:1;
  1369. vuint32_t :2;
  1370. vuint32_t MVRON:1;
  1371. vuint32_t DFLAON:2;
  1372. vuint32_t CFLAON:2;
  1373. vuint32_t :9;
  1374. vuint32_t FMPLLON:1;
  1375. vuint32_t FXOSC0ON:1;
  1376. vuint32_t FIRCON:1;
  1377. vuint32_t SYSCLK:4;
  1378. } B;
  1379. } RESET;
  1380. union { /* Test Mode Configuration (Base+0x0024) */
  1381. vuint32_t R;
  1382. struct {
  1383. vuint32_t :8;
  1384. vuint32_t PDO:1;
  1385. vuint32_t :2;
  1386. vuint32_t MVRON:1;
  1387. vuint32_t DFLAON:2;
  1388. vuint32_t CFLAON:2;
  1389. vuint32_t :9;
  1390. vuint32_t FMPLLON:1;
  1391. vuint32_t FXOSC0ON:1;
  1392. vuint32_t FIRCON:1;
  1393. vuint32_t SYSCLK:4;
  1394. } B;
  1395. } TEST;
  1396. union { /* Safe Mode Configuration (Base+0x0028) */
  1397. vuint32_t R;
  1398. struct {
  1399. vuint32_t :8;
  1400. vuint32_t PDO:1;
  1401. vuint32_t :2;
  1402. vuint32_t MVRON:1;
  1403. vuint32_t DFLAON:2;
  1404. vuint32_t CFLAON:2;
  1405. vuint32_t :9;
  1406. vuint32_t FMPLLON:1;
  1407. vuint32_t FXOSC0ON:1;
  1408. vuint32_t FIRCON:1;
  1409. vuint32_t SYSCLK:4;
  1410. } B;
  1411. } SAFE;
  1412. union { /* DRUN Mode Configuration (Base+0x002C) */
  1413. vuint32_t R;
  1414. struct {
  1415. vuint32_t :8;
  1416. vuint32_t PDO:1;
  1417. vuint32_t :2;
  1418. vuint32_t MVRON:1;
  1419. vuint32_t DFLAON:2;
  1420. vuint32_t CFLAON:2;
  1421. vuint32_t :9;
  1422. vuint32_t FMPLLON:1;
  1423. vuint32_t FXOSC0ON:1;
  1424. vuint32_t FIRCON:1;
  1425. vuint32_t SYSCLK:4;
  1426. } B;
  1427. } DRUN;
  1428. union { /* RUN 0->4 Mode Configuration (+0x0030-0x003C) */
  1429. vuint32_t R;
  1430. struct {
  1431. vuint32_t :8;
  1432. vuint32_t PDO:1;
  1433. vuint32_t :2;
  1434. vuint32_t MVRON:1;
  1435. vuint32_t DFLAON:2;
  1436. vuint32_t CFLAON:2;
  1437. vuint32_t :9;
  1438. vuint32_t FMPLLON:1;
  1439. vuint32_t FXOSC0ON:1;
  1440. vuint32_t FIRCON:1;
  1441. vuint32_t SYSCLK:4;
  1442. } B;
  1443. } RUN[4];
  1444. union { /* HALT Mode Configuration (Base+0x0040) */
  1445. vuint32_t R;
  1446. struct {
  1447. vuint32_t :8;
  1448. vuint32_t PDO:1;
  1449. vuint32_t :2;
  1450. vuint32_t MVRON:1;
  1451. vuint32_t DFLAON:2;
  1452. vuint32_t CFLAON:2;
  1453. vuint32_t :9;
  1454. vuint32_t FMPLLON:1;
  1455. vuint32_t FXOSC0ON:1;
  1456. vuint32_t FIRCON:1;
  1457. vuint32_t SYSCLK:4;
  1458. } B;
  1459. } HALT;
  1460. vuint8_t ME_reserved1[4]; /* reserved 4 bytes (Base+0x0044-0x0047) */
  1461. union { /* STOP Mode Configuration (Base+0x0048) */
  1462. vuint32_t R;
  1463. struct {
  1464. vuint32_t :8;
  1465. vuint32_t PDO:1;
  1466. vuint32_t :2;
  1467. vuint32_t MVRON:1;
  1468. vuint32_t DFLAON:2;
  1469. vuint32_t CFLAON:2;
  1470. vuint32_t :9;
  1471. vuint32_t FMPLLON:1;
  1472. vuint32_t FXOSC0ON:1;
  1473. vuint32_t FIRCON:1;
  1474. vuint32_t SYSCLK:4;
  1475. } B;
  1476. } STOP;
  1477. vuint8_t ME_reserved2[8]; /* reserved 8 bytes (Base+0x004C-0x0053) */
  1478. union { /* STANDBY Mode Configuration (Base+0x0054) */
  1479. vuint32_t R;
  1480. struct {
  1481. vuint32_t :8;
  1482. vuint32_t PDO:1;
  1483. vuint32_t :2;
  1484. vuint32_t MVRON:1;
  1485. vuint32_t DFLAON:2;
  1486. vuint32_t CFLAON:2;
  1487. vuint32_t :9;
  1488. vuint32_t FMPLLON:1;
  1489. vuint32_t FXOSC0ON:1;
  1490. vuint32_t FIRCON:1;
  1491. vuint32_t SYSCLK:4;
  1492. } B;
  1493. } STANDBY;
  1494. vuint8_t ME_reserved3[8]; /* reserved 8 bytes (Base+0x0058-0x005F) */
  1495. union {
  1496. vuint32_t R;
  1497. struct { /* Peripheral Status 0 (Base+0x0060) */
  1498. vuint32_t :7;
  1499. vuint32_t S_FLEXRAY:1;
  1500. vuint32_t S_DMA_CH_MUX:1;
  1501. vuint32_t :1;
  1502. vuint32_t S_FLEXCAN5:1;
  1503. vuint32_t S_FLEXCAN4:1;
  1504. vuint32_t S_FLEXCAN3:1;
  1505. vuint32_t S_FLEXCAN2:1;
  1506. vuint32_t S_FLEXCAN1:1;
  1507. vuint32_t S_FLEXCAN0:1;
  1508. vuint32_t :2;
  1509. vuint32_t S_LINFLEX9:1;
  1510. vuint32_t S_LINFLEX8:1;
  1511. vuint32_t S_DSPI7:1;
  1512. vuint32_t S_DSPI6:1;
  1513. vuint32_t S_DSPI5:1;
  1514. vuint32_t S_DSPI4:1;
  1515. vuint32_t S_DSPI3:1;
  1516. vuint32_t S_DSPI2:1;
  1517. vuint32_t S_DSPI1:1;
  1518. vuint32_t S_DSPI0:1;
  1519. vuint32_t :4;
  1520. } B;
  1521. } PS0;
  1522. union { /* Peripheral Status 1 (Base+0x0064)*/
  1523. vuint32_t R;
  1524. struct {
  1525. vuint32_t :3;
  1526. vuint32_t S_CANSAMPLER:1;
  1527. vuint32_t :2;
  1528. vuint32_t S_CTUL:1;
  1529. vuint32_t :1;
  1530. vuint32_t S_LINFLEX7:1;
  1531. vuint32_t S_LINFLEX6:1;
  1532. vuint32_t S_LINFLEX5:1;
  1533. vuint32_t S_LINFLEX4:1;
  1534. vuint32_t S_LINFLEX3:1;
  1535. vuint32_t S_LINFLEX2:1;
  1536. vuint32_t S_LINFLEX1:1;
  1537. vuint32_t S_LINFLEX0:1;
  1538. vuint32_t :3;
  1539. vuint32_t S_I2C:1;
  1540. vuint32_t :10;
  1541. vuint32_t S_ADC1:1;
  1542. vuint32_t S_ADC0:1;
  1543. } B;
  1544. } PS1;
  1545. union { /* Peripheral Status 2 (Base+0x0068) */
  1546. vuint32_t R;
  1547. struct {
  1548. vuint32_t :3;
  1549. vuint32_t S_PIT_RTI:1;
  1550. vuint32_t S_RTC_API:1;
  1551. vuint32_t :16;
  1552. vuint32_t S_EMIOS1:1;
  1553. vuint32_t S_EMIOS0:1;
  1554. vuint32_t :2;
  1555. vuint32_t S_WKUP:1; /* Also called S_WKPU on B3M RM */
  1556. vuint32_t S_SIUL:1;
  1557. vuint32_t :4;
  1558. } B;
  1559. } PS2;
  1560. union { /* Peripheral Status 3 (Base+0x006C) */
  1561. vuint32_t R;
  1562. struct {
  1563. vuint32_t :23;
  1564. vuint32_t S_CMU:1;
  1565. vuint32_t :8;
  1566. } B;
  1567. } PS3;
  1568. vuint8_t ME_reserved4[16]; /* reserved 16 bytes (Base+0x0070-0x007F) */
  1569. union { /* RUN Peripheral Config 0..7 (+0x0080-009C) */
  1570. vuint32_t R;
  1571. struct {
  1572. vuint32_t :24;
  1573. vuint32_t RUN3:1;
  1574. vuint32_t RUN2:1;
  1575. vuint32_t RUN1:1;
  1576. vuint32_t RUN0:1;
  1577. vuint32_t DRUN:1;
  1578. vuint32_t SAFE:1;
  1579. vuint32_t TEST:1;
  1580. vuint32_t RESET:1;
  1581. } B;
  1582. } RUNPC[8];
  1583. union { /* Low Pwr Periph Config 0..7 (+0x00A0-0x00BC) */
  1584. vuint32_t R;
  1585. struct {
  1586. vuint32_t :18;
  1587. vuint32_t STANDBY:1;
  1588. vuint32_t :2;
  1589. vuint32_t STOP:1;
  1590. vuint32_t :1;
  1591. vuint32_t HALT:1;
  1592. vuint32_t :8;
  1593. } B;
  1594. } LPPC[8];
  1595. /* Note on PCTL registers: There are only some PCTL implemented in */
  1596. /* Bolero 3M. In order to make the PCTL easily addressable, these */
  1597. /* are defined as an array (ie ME.PCTL[x].R). This means you have */
  1598. /* to be careful when addressing these registers in order not to */
  1599. /* access a PCTL that is not implemented. Following are available: */
  1600. /* 104, 92, 91, 73, 72, 69, 68, 60, 57, 44, 33, 32, 24, 23, 21-16, 13-4*/
  1601. union { /* Peripheral Control 0..143 (+0x00C0-0x0128) */
  1602. vuint8_t R;
  1603. struct {
  1604. vuint8_t :1;
  1605. vuint8_t DBG_F:1;
  1606. vuint8_t LP_CFG:3;
  1607. vuint8_t RUN_CFG:3;
  1608. } B;
  1609. } PCTL[105];
  1610. }; /* end of ME_tag */
  1611. /****************************************************************************/
  1612. /* MODULE : CGM */
  1613. /****************************************************************************/
  1614. struct CGM_tag{
  1615. /*
  1616. The "CGM" has fairly wide coverage and essentially includes everything in
  1617. chapter 3 of the Bolero 3M Reference Manual:
  1618. Base Address | Clock Sources
  1619. -----------------------------
  1620. 0xC3FE0000 | FXOSC_CTL
  1621. 0xC3FE0040 | SXOSC_CTL
  1622. 0xC3FE0060 | FIRC_CTL
  1623. 0xC3FE0080 | SIRC_CTL
  1624. 0xC3FE00A0 | FMPLL
  1625. 0xC3FE00C0 | CGM Block 1
  1626. 0xC3FE0100 | CMU
  1627. 0xC3FE0120 | CGM Block 2
  1628. In this header file, "Base" referrs to the 1st address, 0xC3FE_0000
  1629. */
  1630. /* FXOSC - 0xC3FE_0000*/
  1631. union { /* Fast OSC Control (Base+0x0000) */
  1632. vuint32_t R;
  1633. struct {
  1634. vuint32_t OSCBYP:1;
  1635. vuint32_t :7;
  1636. vuint32_t EOCV:8;
  1637. vuint32_t M_OSC:1;
  1638. vuint32_t :2;
  1639. vuint32_t OSCDIV:5;
  1640. vuint32_t I_OSC:1;
  1641. vuint32_t:7;
  1642. } B;
  1643. } FXOSC_CTL;
  1644. /* Reserved Space between end of FXOSC and start SXOSC */
  1645. vuint8_t CGM_reserved0[60]; /* Reserved 60 bytes (Base+0x0004-0x003F) */
  1646. /* SXOSC - 0xC3FE_0040*/
  1647. union { /* Slow Osc Control (Base+0x0040) */
  1648. vuint32_t R;
  1649. struct {
  1650. vuint32_t OSCBYP:1;
  1651. vuint32_t :7;
  1652. vuint32_t EOCV:8;
  1653. vuint32_t M_OSC:1;
  1654. vuint32_t :2;
  1655. vuint32_t OSCDIV:5;
  1656. vuint32_t I_OSC:1;
  1657. vuint32_t :5;
  1658. vuint32_t S_OSC:1;
  1659. vuint32_t OSCON:1;
  1660. } B;
  1661. } SXOSC_CTL;
  1662. /* Reserved space between end of SXOSC and start of FIRC */
  1663. vuint8_t CGM_reserved1[28]; /*Reserved 28 bytes (Base+0x0044-0x005F) */
  1664. /* FIRC - 0x3CFE_0060 */
  1665. union { /* Fast IRC Control (Base+0x0060) */
  1666. vuint32_t R;
  1667. struct {
  1668. vuint32_t :10;
  1669. vuint32_t RCTRIM:6;
  1670. vuint32_t :3;
  1671. vuint32_t RCDIV:5;
  1672. vuint32_t :8;
  1673. } B;
  1674. } FIRC_CTL;
  1675. /* Reserved space between end of FIRC and start of SIRC */
  1676. vuint8_t CGM_reserved2[28]; /*Reserved 28 bytes (Base+0x0064-0x007F) */
  1677. /* SIRC - 0x3FE_0080 */
  1678. union { /* Slow IRC Control (Base+0x0080) */
  1679. vuint32_t R;
  1680. struct {
  1681. vuint32_t :11;
  1682. vuint32_t SIRCTRIM:5;
  1683. vuint32_t :3;
  1684. vuint32_t SIRCDIV:5;
  1685. vuint32_t :3;
  1686. vuint32_t S_SIRC:1;
  1687. vuint32_t :3;
  1688. vuint32_t SIRCON_STDBY:1;
  1689. } B;
  1690. } SIRC_CTL;
  1691. /* Reserved space between end of SIRC and start of FMPLL */
  1692. vuint8_t CGM_reserved3[28]; /*Reserved 28 bytes (Base+0x0084-0x009F) */
  1693. /* FMPLL - 0xC3FE_00A0 */
  1694. union { /* FMPLL Control (Base+0x00A0) */
  1695. vuint32_t R;
  1696. struct {
  1697. vuint32_t :2;
  1698. vuint32_t IDF:4;
  1699. vuint32_t ODF:2;
  1700. vuint32_t :1;
  1701. vuint32_t NDIV:7;
  1702. vuint32_t :7;
  1703. vuint32_t EN_PLL_SW:1;
  1704. vuint32_t MODE:1;
  1705. vuint32_t UNLOCK_ONCE:1;
  1706. vuint32_t :1;
  1707. vuint32_t I_LOCK:1;
  1708. vuint32_t S_LOCK:1;
  1709. vuint32_t PLL_FAIL_MASK:1;
  1710. vuint32_t PLL_FAIL_FLAG:1;
  1711. vuint32_t :1;
  1712. } B;
  1713. } FMPLL_CR;
  1714. union { /* FMPLL Modulation (Base+0x00A4) */
  1715. vuint32_t R;
  1716. struct {
  1717. vuint32_t STRB_BYPASS:1;
  1718. vuint32_t :1;
  1719. vuint32_t SPRD_SEL:1;
  1720. vuint32_t MOD_PERIOD:13;
  1721. vuint32_t FM_EN:1;
  1722. vuint32_t INC_STEP:15;
  1723. } B;
  1724. } FMPLL_MR;
  1725. /* Reserved space between end of FMPLL and start of CGM Block 1 */
  1726. vuint8_t CGM_reserved4[24]; /*Reserved 24 bytes (Base+0x00A8-0x00BF) */
  1727. /* CGM Block 1 - 0xC3FE_00C0 */
  1728. union { /* CMU Z0 Clock Divider Config (Base+0x00C0) */
  1729. vuint8_t R;
  1730. struct {
  1731. vuint8_t :7;
  1732. vuint8_t DIV:1;
  1733. } B;
  1734. } Z0_DCR;
  1735. vuint8_t CGM_reserved5[31]; /*Reserved 31 bytes (Base+0x00C1-0x00DF) */
  1736. union { /* CMU FEC Clock Divider Config (Base+0x00E0) */
  1737. vuint8_t R;
  1738. struct {
  1739. vuint8_t :7;
  1740. vuint8_t DIV:1;
  1741. } B;
  1742. } FEC_DCR;
  1743. /* Reserved space between end of CGM Block1 and start of CMU */
  1744. vuint8_t CGM_reserved6[31]; /*Reserved 31 bytes (Base+0x00E1-0x00FF) */
  1745. /* CMU - 0xC3FE_0100 */
  1746. union { /* CMU Control Status (Base+0x0100) */
  1747. vuint32_t R;
  1748. struct {
  1749. vuint32_t :8;
  1750. vuint32_t SFM:1;
  1751. vuint32_t :13;
  1752. vuint32_t CLKSEL1:2;
  1753. vuint32_t :5;
  1754. vuint32_t RCDIV:2;
  1755. vuint32_t CME_A:1;
  1756. } B;
  1757. } CMU_CSR;
  1758. union { /* CMU Frequency Display (Base+0x0104) */
  1759. vuint32_t R;
  1760. struct {
  1761. vuint32_t :12;
  1762. vuint32_t FD:20;
  1763. } B;
  1764. } CMU_FDR;
  1765. union { /* CMU High Freq Reference FMPLL (Base+0x0108) */
  1766. vuint32_t R;
  1767. struct {
  1768. vuint32_t :20;
  1769. vuint32_t HFREF:12;
  1770. } B;
  1771. } CMU_HFREFR;
  1772. union { /* CMU Low Freq Reference FMPLL (Base+0x010C) */
  1773. vuint32_t R;
  1774. struct {
  1775. vuint32_t :20;
  1776. vuint32_t LFREF:12;
  1777. } B;
  1778. } CMU_LFREFR;
  1779. union { /* CMU Interrupt Status (Base+0x0110) */
  1780. vuint32_t R;
  1781. struct {
  1782. vuint32_t :29;
  1783. vuint32_t FHHI:1;
  1784. vuint32_t FLLI:1;
  1785. vuint32_t OLRI:1;
  1786. } B;
  1787. } CMU_ISR;
  1788. /* Note about CMU_IMR: On Bolero 3M this register will always read as 0 */
  1789. /* Commented out register definition is below but this register should */
  1790. /* not be accessed in Bolero 3M */
  1791. /* Reserved space where IMR was previously positioned */
  1792. vuint8_t CGM_reserved7[4]; /*Reserved 4 bytes (Base+0x0114-0x0117) */
  1793. /*union { Interrupt Mask Register Removed from Bolero3M (Read 0)
  1794. vuint32_t R;
  1795. struct {
  1796. vuint32_t :32;
  1797. } B;
  1798. } CMU_IMR; */
  1799. union { /* CMU Measurement Duration (Base+0x0118) */
  1800. vuint32_t R;
  1801. struct {
  1802. vuint32_t :12;
  1803. vuint32_t MD:20;
  1804. } B;
  1805. } CMU_MDR;
  1806. /* Reserved space between end of CMU and start of CGM Block 2 */
  1807. vuint8_t CGM_reserved8[4]; /*Reserved 4 bytes (Base+0x011C-0x011F) */
  1808. /* CGM - 0xC3FE0120 */
  1809. union { /* CGM Flash Clock Divider Config (Base+0x0120) */
  1810. vuint8_t R;
  1811. struct {
  1812. vuint8_t :7;
  1813. vuint8_t DIV:1;
  1814. } B;
  1815. } FLASH_DCR;
  1816. vuint8_t CGM_reserved9[591]; /*Reserved 591 bytes (Base+0x0121-0x036F) */
  1817. union { /* GCM Output Clock Enable (Base+0x0370) */
  1818. vuint32_t R;
  1819. struct {
  1820. vuint32_t :31;
  1821. vuint32_t EN:1;
  1822. } B;
  1823. } OC_EN;
  1824. union { /* CGM Output Clock Division Sel (Base+0x0374) */
  1825. vuint8_t R;
  1826. struct {
  1827. vuint8_t :2;
  1828. vuint8_t SELDIV:2;
  1829. vuint8_t SELCTL:4;
  1830. } B;
  1831. } OCDS_SC;
  1832. vuint8_t CGM_reserved10[3]; /*Reserved 3 bytes (Base+0x0375-0x0377) */
  1833. union { /* CGM System Clock Select Status (Base+0x0378) */
  1834. vuint32_t R;
  1835. struct {
  1836. vuint32_t :4;
  1837. vuint32_t SELSTAT:4;
  1838. vuint32_t :24;
  1839. } B;
  1840. } SC_SS;
  1841. union { /* CGM Sys Clk Div Config0 (Base+0x037C) */
  1842. vuint8_t R;
  1843. struct {
  1844. vuint8_t DE0:1;
  1845. vuint8_t :3;
  1846. vuint8_t DIV0:4;
  1847. } B;
  1848. } SC_DC0;
  1849. union { /* CGM Sys Clk Div Config1 (Base+0x037D) */
  1850. vuint8_t R;
  1851. struct {
  1852. vuint8_t DE1:1;
  1853. vuint8_t :3;
  1854. vuint8_t DIV1:4;
  1855. } B;
  1856. } SC_DC1;
  1857. union { /* CGM Sys Clk Div Config1 (Base+0x037E) */
  1858. vuint8_t R;
  1859. struct {
  1860. vuint8_t DE2:1;
  1861. vuint8_t :3;
  1862. vuint8_t DIV2:4;
  1863. } B;
  1864. } SC_DC2;
  1865. vuint8_t CGM_reserved11[1]; /*Reserved 1 byte (Base+0x037F) */
  1866. union { /* CGM Aux Clock0 Select Control (+0x0380-0x383) */
  1867. vuint32_t R;
  1868. struct {
  1869. vuint32_t :4;
  1870. vuint32_t SELCTL:4;
  1871. vuint32_t :24;
  1872. } B;
  1873. } AC0_SC;
  1874. vuint8_t CGM_reserved12[4]; /*Reserved 4 bytes (Base+0x0384-0x0387) */
  1875. union { /* CGM Aux Clock1 Select Control (Base+0x0388) */
  1876. vuint32_t R;
  1877. struct {
  1878. vuint32_t :4;
  1879. vuint32_t SELCTL:4;
  1880. vuint32_t :24;
  1881. } B;
  1882. } AC1_SC;
  1883. union { /* CGM Aux Clock1 Divider 0 Config (Base+0x038C) */
  1884. vuint8_t R;
  1885. struct {
  1886. vuint8_t DE0:1;
  1887. vuint8_t :3;
  1888. vuint8_t DIV0:4;
  1889. } B;
  1890. } AC1_DC0;
  1891. }; /* end of CGM_tag */
  1892. /****************************************************************************/
  1893. /* MODULE : RGM */
  1894. /****************************************************************************/
  1895. struct RGM_tag{
  1896. union { /* Functional Event Status (Base+0x0000) */
  1897. vuint16_t R;
  1898. struct {
  1899. vuint16_t F_EXR:1;
  1900. vuint16_t F_ST_NCF:1;
  1901. vuint16_t F_ST_CF:1;
  1902. vuint16_t F_ST_DONE:1;
  1903. vuint16_t :1;
  1904. vuint16_t F_Z4CORE:1;
  1905. vuint16_t :1;
  1906. vuint16_t F_FLASH:1;
  1907. vuint16_t F_LVD45:1;
  1908. vuint16_t F_CMU_FHL:1;
  1909. vuint16_t F_CMU_OLR:1;
  1910. vuint16_t F_FMPLL:1;
  1911. vuint16_t F_CHKSTOP:1;
  1912. vuint16_t F_SOFT_FUNC:1;
  1913. vuint16_t F_Z0CORE:1;
  1914. vuint16_t F_JTAG:1;
  1915. } B;
  1916. } FES;
  1917. union { /* Destructive Event Status (Base+0x0002) */
  1918. vuint16_t R;
  1919. struct {
  1920. vuint16_t F_POR:1;
  1921. vuint16_t F_SOFT_DEST:1;
  1922. vuint16_t :10;
  1923. vuint16_t F_LVD27:1;
  1924. vuint16_t F_SWT:1;
  1925. vuint16_t F_LVD12_PD1:1;
  1926. vuint16_t F_LVD12_PD0:1;
  1927. } B;
  1928. } DES;
  1929. union { /* Functional Event Reset Disable (+0x0004) */
  1930. vuint16_t R;
  1931. struct {
  1932. vuint16_t D_EXR:1;
  1933. vuint16_t D_ST_NCF:1;
  1934. vuint16_t D_ST_CF:1;
  1935. vuint16_t D_ST_DONE:1;
  1936. vuint16_t :1;
  1937. vuint16_t D_Z4CORE:1;
  1938. vuint16_t :1;
  1939. vuint16_t D_FLASH:1;
  1940. vuint16_t D_LVD45:1;
  1941. vuint16_t D_CMU_FHL:1;
  1942. vuint16_t D_CMU_OLR:1;
  1943. vuint16_t D_FMPLL:1;
  1944. vuint16_t D_CHKSTOP:1;
  1945. vuint16_t D_SOFT_FUNC:1;
  1946. vuint16_t D_Z0CORE:1;
  1947. vuint16_t D_JTAG:1;
  1948. } B;
  1949. } FERD;
  1950. union { /* Destructive Event Reset Disable (Base+0x0006)*/
  1951. vuint16_t R;
  1952. struct {
  1953. vuint16_t :1;
  1954. vuint16_t D_SOFT_DEST:1;
  1955. vuint16_t :10;
  1956. vuint16_t D_LVD27:1;
  1957. vuint16_t D_SWT:1;
  1958. vuint16_t D_LVD12_PD1:1;
  1959. vuint16_t D_LVD12_PD0:1;
  1960. } B;
  1961. } DERD;
  1962. vuint8_t RGM_reserved0[8]; /*Reserved 8 bytes (Base+0x008-0x000F) */
  1963. union { /* Functional Event Alt Request (Base+0x0010) */
  1964. vuint16_t R;
  1965. struct {
  1966. vuint16_t :1;
  1967. vuint16_t AR_ST_NCF:1;
  1968. vuint16_t AR_ST_CF:1;
  1969. vuint16_t :2;
  1970. vuint16_t AR_Z4CORE:1;
  1971. vuint16_t :2;
  1972. vuint16_t AR_LVD45:1;
  1973. vuint16_t AR_CMU_FHL:1;
  1974. vuint16_t AR_CMU_OLR:1;
  1975. vuint16_t AR_FMPLL:1;
  1976. vuint16_t :2;
  1977. vuint16_t AR_Z0CORE:1;
  1978. vuint16_t AR_JTAG:1;
  1979. } B;
  1980. } FEAR;
  1981. vuint8_t RGM_reserved1[6]; /*Reserved 6 bytes (Base+0x0012-0x0017) */
  1982. union { /* Functional Event Short Sequence (+0x0018) */
  1983. vuint16_t R;
  1984. struct {
  1985. vuint16_t SS_EXR:1;
  1986. vuint16_t :2;
  1987. vuint16_t SS_ST_DONE:1;
  1988. vuint16_t :1;
  1989. vuint16_t SS_Z4CORE:1;
  1990. vuint16_t :1;
  1991. vuint16_t SS_FLASH:1;
  1992. vuint16_t SS_LVD45:1;
  1993. vuint16_t SS_CMU_FHL:1;
  1994. vuint16_t SS_CMU_OLR:1;
  1995. vuint16_t SS_FMPLL:1;
  1996. vuint16_t SS_CHKSTOP:1;
  1997. vuint16_t SS_SOFT_FUNC:1;
  1998. vuint16_t SS_Z0CORE:1;
  1999. vuint16_t SS_JTAG:1;
  2000. } B;
  2001. } FESS;
  2002. union { /* STANDBY reset sequence (Base+0x001A) */
  2003. vuint16_t R;
  2004. struct {
  2005. vuint16_t :7;
  2006. vuint16_t SB_CPU:1;
  2007. vuint16_t BOOT_FROM_BKP_RAM:1;
  2008. vuint16_t :7;
  2009. } B;
  2010. } STDBY;
  2011. union { /* Functional Bidirectional Reset En (+0x001C) */
  2012. vuint16_t R;
  2013. struct {
  2014. vuint16_t BE_EXR:1;
  2015. vuint16_t :2;
  2016. vuint16_t BE_ST_DONE:1;
  2017. vuint16_t :1;
  2018. vuint16_t BE_Z4CORE:1;
  2019. vuint16_t :1;
  2020. vuint16_t BE_FLASH:1;
  2021. vuint16_t BE_LVD45:1;
  2022. vuint16_t BE_CMU_FHL:1;
  2023. vuint16_t BE_CMU_OLR:1;
  2024. vuint16_t BE_FMPLL:1;
  2025. vuint16_t BE_CHKSTOP:1;
  2026. vuint16_t BE_SOFT_FUNC:1;
  2027. vuint16_t BE_Z0CORE:1;
  2028. vuint16_t BE_JTAG:1;
  2029. } B;
  2030. } FBRE;
  2031. }; /* end of RGM_tag */
  2032. /****************************************************************************/
  2033. /* MODULE : PCU */
  2034. /****************************************************************************/
  2035. struct PCU_tag{
  2036. union { /* PCU Power domain 0-3 config (+0x0000-0x000C) */
  2037. vuint32_t R;
  2038. struct {
  2039. vuint32_t :18;
  2040. vuint32_t STBY:1;
  2041. vuint32_t :2;
  2042. vuint32_t STOP:1;
  2043. vuint32_t :1;
  2044. vuint32_t HALT:1;
  2045. vuint32_t RUN3:1;
  2046. vuint32_t RUN2:1;
  2047. vuint32_t RUN1:1;
  2048. vuint32_t RUN0:1;
  2049. vuint32_t DRUN:1;
  2050. vuint32_t SAFE:1;
  2051. vuint32_t TEST:1;
  2052. vuint32_t RST:1;
  2053. } B;
  2054. } PCONF[4];
  2055. vuint8_t PCU_reserved0[48]; /* Reserved 48 bytes (Base+0x0010-0x003F) */
  2056. union { /* PCU Power Domain Status (Base+0x0040) */
  2057. vuint32_t R;
  2058. struct {
  2059. vuint32_t :28;
  2060. vuint32_t PD3:1;
  2061. vuint32_t PD2:1;
  2062. vuint32_t PD1:1;
  2063. vuint32_t PD0:1;
  2064. } B;
  2065. } PSTAT;
  2066. vuint8_t PCU_reserved1[60]; /* Reserved 60 bytes (Base+0x0044-0x007F) */
  2067. /* Following registers are from Voltage Regulators chapter of RM */
  2068. union { /* PCU Voltage Regulator Control (Base+0x0080) */
  2069. vuint32_t R;
  2070. struct {
  2071. vuint32_t :31;
  2072. vuint32_t MASK_LVDHV5:1;
  2073. } B;
  2074. } VREG_CTL; /* Changed from VCTL for consistency with other regs here */
  2075. union { /* PCU PDMODE (Base+0x0084) */
  2076. vuint32_t R;
  2077. struct {
  2078. vuint32_t :15;
  2079. vuint32_t PORPU:1;
  2080. vuint32_t :15;
  2081. vuint32_t PDMODE:1;
  2082. } B;
  2083. } VREG_PDMODE;
  2084. }; /* end of PCU_tag */
  2085. /****************************************************************************/
  2086. /* MODULE : RTC/API */
  2087. /****************************************************************************/
  2088. struct RTC_tag{
  2089. union { /* RTC Supervisor Control (Base+0x0000) */
  2090. vuint32_t R;
  2091. struct {
  2092. vuint32_t SUPV:1;
  2093. vuint32_t :31;
  2094. } B;
  2095. } RTCSUPV ;
  2096. union { /* RTC Control (Base+0x0004) */
  2097. vuint32_t R;
  2098. struct {
  2099. vuint32_t CNTEN:1;
  2100. vuint32_t RTCIE:1;
  2101. vuint32_t FRZEN:1;
  2102. vuint32_t ROVREN:1;
  2103. vuint32_t RTCVAL:12;
  2104. vuint32_t APIEN:1;
  2105. vuint32_t APIIE:1;
  2106. vuint32_t CLKSEL:2;
  2107. vuint32_t DIV512EN:1;
  2108. vuint32_t DIV32EN:1;
  2109. vuint32_t APIVAL:10;
  2110. } B;
  2111. } RTCC;
  2112. union { /* RTC Status (Base+0x0008) */
  2113. vuint32_t R;
  2114. struct {
  2115. vuint32_t :2;
  2116. vuint32_t RTCF:1;
  2117. vuint32_t :15;
  2118. vuint32_t APIF:1;
  2119. vuint32_t :2;
  2120. vuint32_t ROVRF:1;
  2121. vuint32_t :10;
  2122. } B;
  2123. } RTCS;
  2124. union { /* RTC Counter (Base+0x000C) */
  2125. vuint32_t R;
  2126. struct {
  2127. vuint32_t RTCCNT:32;
  2128. } B;
  2129. } RTCCNT;
  2130. }; /* end of RTC_tag */
  2131. /****************************************************************************/
  2132. /* MODULE : pit */
  2133. /****************************************************************************/
  2134. struct PIT_tag {
  2135. union { /* PIT Module Control (Base+0x0000) */
  2136. vuint32_t R;
  2137. struct {
  2138. vuint32_t:29;
  2139. vuint32_t MDIS_RTI:1;
  2140. vuint32_t MDIS:1;
  2141. vuint32_t FRZ:1;
  2142. } B;
  2143. } PITMCR;
  2144. vuint8_t PIT_reserved0[236]; /* Reserved 236 Bytes (Base+0x0004-0x00EF) */
  2145. /* RTI Config Registers (Base + 0x00F0-0x00FF) */
  2146. struct {
  2147. union { /* RTI Timer Load Value (Offset+0x0000) */
  2148. vuint32_t R;
  2149. struct {
  2150. vuint32_t TSV:32;
  2151. } B;
  2152. } LDVAL;
  2153. union { /* RTI Current Timer Value (Offset+0x0004) */
  2154. vuint32_t R;
  2155. struct {
  2156. vuint32_t TVL:32;
  2157. } B;
  2158. } CVAL;
  2159. union { /* RTI Timer Control (Offset+0x0008) */
  2160. vuint32_t R;
  2161. struct {
  2162. vuint32_t :30;
  2163. vuint32_t TIE:1;
  2164. vuint32_t TEN:1;
  2165. } B;
  2166. } TCTRL;
  2167. union { /* RTI Timer Flag (Offset+0x000C) */
  2168. vuint32_t R;
  2169. struct {
  2170. vuint32_t :31;
  2171. vuint32_t TIF:1;
  2172. } B;
  2173. } TFLG;
  2174. }RTI; /* End of RTI registers */
  2175. /* PIT Timer Channels 0..7 (Base+0x0100-0x017C) */
  2176. struct {
  2177. union { /* PIT Timer Load Value (Offset+0x0000) */
  2178. vuint32_t R;
  2179. struct {
  2180. vuint32_t TSV:32;
  2181. } B;
  2182. } LDVAL;
  2183. union { /* PIT Current Timer Value (Offset+0x0004) */
  2184. vuint32_t R;
  2185. struct {
  2186. vuint32_t TVL:32;
  2187. } B;
  2188. } CVAL;
  2189. union { /* PIT Timer Control (Offset+0x0008) */
  2190. vuint32_t R;
  2191. struct {
  2192. vuint32_t :30;
  2193. vuint32_t TIE:1;
  2194. vuint32_t TEN:1;
  2195. } B;
  2196. } TCTRL;
  2197. union { /* PIT Timer Flag (Offset+0x000C) */
  2198. vuint32_t R;
  2199. struct {
  2200. vuint32_t :31;
  2201. vuint32_t TIF:1;
  2202. } B;
  2203. } TFLG;
  2204. }CH[8]; /* End of PIT Timer Channels */
  2205. }; /* end of PIT_tag */
  2206. /****************************************************************************/
  2207. /* MODULE : STCU (Self-Test Control Unit) */
  2208. /****************************************************************************/
  2209. struct STCU_tag {
  2210. union { /* STCU Run (Base+0x0000) */
  2211. vuint32_t R;
  2212. struct {
  2213. vuint32_t :31;
  2214. vuint32_t RUN:1;
  2215. } B;
  2216. } RUN;
  2217. vuint8_t STCU_reserved0[4]; /* Reserved 4 bytes (Base+0x0004-0x0007) */
  2218. union { /* STCU SK Code (Base+0x0008) */
  2219. vuint32_t R;
  2220. struct {
  2221. vuint32_t SKC:32;
  2222. } B;
  2223. } SKC;
  2224. union { /* STCU Config (Base+0x000C) */
  2225. vuint32_t R;
  2226. struct {
  2227. vuint32_t :1;
  2228. vuint32_t PTR:7;
  2229. vuint32_t :20;
  2230. vuint32_t CLK_CFG:4;
  2231. } B;
  2232. } CFG;
  2233. union { /* STCU Watchdog Granularity (Base+0x0010) */
  2234. vuint32_t R;
  2235. struct {
  2236. vuint32_t :29;
  2237. vuint32_t GMBIST:3;
  2238. } B;
  2239. } WDGG;
  2240. union { /* STCU CRC Expected Status (Base+0x0014) */
  2241. vuint32_t R;
  2242. struct {
  2243. vuint32_t CRCE:32;
  2244. } B;
  2245. } CRCE;
  2246. union { /* STCU CRC Read Status (Base+0x0018) */
  2247. vuint32_t R;
  2248. struct {
  2249. vuint32_t CRCR:32;
  2250. } B;
  2251. } CRCR;
  2252. union { /* STCU Error (Base+0x001C) */
  2253. vuint32_t R;
  2254. struct {
  2255. vuint32_t :4;
  2256. vuint32_t WDTOSFM:1;
  2257. vuint32_t CRCSSFM:1;
  2258. vuint32_t ENGESFM:1;
  2259. vuint32_t INVPSFM:1;
  2260. vuint32_t :4;
  2261. vuint32_t WDTOCFM:1;
  2262. vuint32_t CRCSCFM:1;
  2263. vuint32_t ENGECFM:1;
  2264. vuint32_t INVPCFM:1;
  2265. vuint32_t :5;
  2266. vuint32_t CFSF:1;
  2267. vuint32_t NCFSF:1;
  2268. vuint32_t SIRSF:1;
  2269. vuint32_t :4;
  2270. vuint32_t WDTO:1;
  2271. vuint32_t CRCS:1;
  2272. vuint32_t ENGE:1;
  2273. vuint32_t INVP:1;
  2274. } B;
  2275. } ERR;
  2276. union { /* STCU Error Key (Base+0x0020) */
  2277. vuint32_t R;
  2278. struct {
  2279. vuint32_t ERR_SK:32;
  2280. } B;
  2281. } ERRK;
  2282. vuint8_t STCU_reserved1[24]; /* Reserved 24 bytes (Base+0x0024-0x003B) */
  2283. union { /* STCU MBIST Status Low (Base+0x003C) */
  2284. vuint32_t R;
  2285. struct {
  2286. vuint32_t MBS31:1;
  2287. vuint32_t MBS30:1;
  2288. vuint32_t MBS29:1;
  2289. vuint32_t MBS28:1;
  2290. vuint32_t MBS27:1;
  2291. vuint32_t MBS26:1;
  2292. vuint32_t MBS25:1;
  2293. vuint32_t MBS24:1;
  2294. vuint32_t MBS23:1;
  2295. vuint32_t MBS22:1;
  2296. vuint32_t MBS21:1;
  2297. vuint32_t MBS20:1;
  2298. vuint32_t MBS19:1;
  2299. vuint32_t MBS18:1;
  2300. vuint32_t MBS17:1;
  2301. vuint32_t MBS16:1;
  2302. vuint32_t MBS15:1;
  2303. vuint32_t MBS14:1;
  2304. vuint32_t MBS13:1;
  2305. vuint32_t MBS12:1;
  2306. vuint32_t MBS11:1;
  2307. vuint32_t MBS10:1;
  2308. vuint32_t MBS9:1;
  2309. vuint32_t MBS8:1;
  2310. vuint32_t MBS7:1;
  2311. vuint32_t MBS6:1;
  2312. vuint32_t MBS5:1;
  2313. vuint32_t MBS4:1;
  2314. vuint32_t MBS3:1;
  2315. vuint32_t MBS2:1;
  2316. vuint32_t MBS1:1;
  2317. vuint32_t MBS0:1;
  2318. } B;
  2319. } MBSL;
  2320. union { /* STCU MBIST Status High (Base+0x0040) */
  2321. vuint32_t R;
  2322. struct {
  2323. vuint32_t :23;
  2324. vuint32_t MBS40:1;
  2325. vuint32_t MBS39:1;
  2326. vuint32_t MBS38:1;
  2327. vuint32_t MBS37:1;
  2328. vuint32_t MBS36:1;
  2329. vuint32_t MBS35:1;
  2330. vuint32_t MBS34:1;
  2331. vuint32_t MBS33:1;
  2332. vuint32_t MBS32:1;
  2333. } B;
  2334. } MBSH;
  2335. union { /* STCU MBIST End Flag Low (Base+0x0044) */
  2336. vuint32_t R;
  2337. struct {
  2338. vuint32_t MBE31:1;
  2339. vuint32_t MBE30:1;
  2340. vuint32_t MBE29:1;
  2341. vuint32_t MBE28:1;
  2342. vuint32_t MBE27:1;
  2343. vuint32_t MBE26:1;
  2344. vuint32_t MBE25:1;
  2345. vuint32_t MBE24:1;
  2346. vuint32_t MBE23:1;
  2347. vuint32_t MBE22:1;
  2348. vuint32_t MBE21:1;
  2349. vuint32_t MBE20:1;
  2350. vuint32_t MBE19:1;
  2351. vuint32_t MBE18:1;
  2352. vuint32_t MBE17:1;
  2353. vuint32_t MBE16:1;
  2354. vuint32_t MBE15:1;
  2355. vuint32_t MBE14:1;
  2356. vuint32_t MBE13:1;
  2357. vuint32_t MBE12:1;
  2358. vuint32_t MBE11:1;
  2359. vuint32_t MBE10:1;
  2360. vuint32_t MBE9:1;
  2361. vuint32_t MBE8:1;
  2362. vuint32_t MBE7:1;
  2363. vuint32_t MBE6:1;
  2364. vuint32_t MBE5:1;
  2365. vuint32_t MBE4:1;
  2366. vuint32_t MBE3:1;
  2367. vuint32_t MBE2:1;
  2368. vuint32_t MBE1:1;
  2369. vuint32_t MBE0:1;
  2370. } B;
  2371. } MBEL;
  2372. union { /* STCU MBIST End Flag High (Base+0x0048) */
  2373. vuint32_t R;
  2374. struct {
  2375. vuint32_t :23;
  2376. vuint32_t MBE40:1;
  2377. vuint32_t MBE39:1;
  2378. vuint32_t MBE38:1;
  2379. vuint32_t MBE37:1;
  2380. vuint32_t MBE36:1;
  2381. vuint32_t MBE35:1;
  2382. vuint32_t MBE34:1;
  2383. vuint32_t MBE33:1;
  2384. vuint32_t MBE32:1;
  2385. } B;
  2386. } MBEH;
  2387. union { /* STCU MBIST Status End Key (Base+0x004C) */
  2388. vuint32_t R;
  2389. struct {
  2390. vuint32_t MBSEK:32;
  2391. } B;
  2392. } MBSEK;
  2393. union { /* STCU MBIST Critical FM Low (Base+0x0050) */
  2394. vuint32_t R;
  2395. struct {
  2396. vuint32_t MBCFM31:1;
  2397. vuint32_t MBCFM30:1;
  2398. vuint32_t MBCFM29:1;
  2399. vuint32_t MBCFM28:1;
  2400. vuint32_t MBCFM27:1;
  2401. vuint32_t MBCFM26:1;
  2402. vuint32_t MBCFM25:1;
  2403. vuint32_t MBCFM24:1;
  2404. vuint32_t MBCFM23:1;
  2405. vuint32_t MBCFM22:1;
  2406. vuint32_t MBCFM21:1;
  2407. vuint32_t MBCFM20:1;
  2408. vuint32_t MBCFM19:1;
  2409. vuint32_t MBCFM18:1;
  2410. vuint32_t MBCFM17:1;
  2411. vuint32_t MBCFM16:1;
  2412. vuint32_t MBCFM15:1;
  2413. vuint32_t MBCFM14:1;
  2414. vuint32_t MBCFM13:1;
  2415. vuint32_t MBCFM12:1;
  2416. vuint32_t MBCFM11:1;
  2417. vuint32_t MBCFM10:1;
  2418. vuint32_t MBCFM9:1;
  2419. vuint32_t MBCFM8:1;
  2420. vuint32_t MBCFM7:1;
  2421. vuint32_t MBCFM6:1;
  2422. vuint32_t MBCFM5:1;
  2423. vuint32_t MBCFM4:1;
  2424. vuint32_t MBCFM3:1;
  2425. vuint32_t MBCFM2:1;
  2426. vuint32_t MBCFM1:1;
  2427. vuint32_t MBCFM0:1;
  2428. } B;
  2429. } MBCFML;
  2430. union { /* STCU MBIST Critical FM High (Base+0x0054) */
  2431. vuint32_t R;
  2432. struct {
  2433. vuint32_t :23;
  2434. vuint32_t MBCFM40:1;
  2435. vuint32_t MBCFM39:1;
  2436. vuint32_t MBCFM38:1;
  2437. vuint32_t MBCFM37:1;
  2438. vuint32_t MBCFM36:1;
  2439. vuint32_t MBCFM35:1;
  2440. vuint32_t MBCFM34:1;
  2441. vuint32_t MBCFM33:1;
  2442. vuint32_t MBCFM32:1;
  2443. } B;
  2444. } MBCFMH;
  2445. union { /* STCU MBIST Stay-In-Reset FM Low (Base+0x0058)*/
  2446. vuint32_t R;
  2447. struct {
  2448. vuint32_t MBSFM31:1;
  2449. vuint32_t MBSFM30:1;
  2450. vuint32_t MBSFM29:1;
  2451. vuint32_t MBSFM28:1;
  2452. vuint32_t MBSFM27:1;
  2453. vuint32_t MBSFM26:1;
  2454. vuint32_t MBSFM25:1;
  2455. vuint32_t MBSFM24:1;
  2456. vuint32_t MBSFM23:1;
  2457. vuint32_t MBSFM22:1;
  2458. vuint32_t MBSFM21:1;
  2459. vuint32_t MBSFM20:1;
  2460. vuint32_t MBSFM19:1;
  2461. vuint32_t MBSFM18:1;
  2462. vuint32_t MBSFM17:1;
  2463. vuint32_t MBSFM16:1;
  2464. vuint32_t MBSFM15:1;
  2465. vuint32_t MBSFM14:1;
  2466. vuint32_t MBSFM13:1;
  2467. vuint32_t MBSFM12:1;
  2468. vuint32_t MBSFM11:1;
  2469. vuint32_t MBSFM10:1;
  2470. vuint32_t MBSFM9:1;
  2471. vuint32_t MBSFM8:1;
  2472. vuint32_t MBSFM7:1;
  2473. vuint32_t MBSFM6:1;
  2474. vuint32_t MBSFM5:1;
  2475. vuint32_t MBSFM4:1;
  2476. vuint32_t MBSFM3:1;
  2477. vuint32_t MBSFM2:1;
  2478. vuint32_t MBSFM1:1;
  2479. vuint32_t MBSFM0:1;
  2480. } B;
  2481. } MBSFML;
  2482. union { /* STCU MBIST Stay-In-Reset FM High (Base+0x005C) */
  2483. vuint32_t R;
  2484. struct {
  2485. vuint32_t :23;
  2486. vuint32_t MBSFM40:1;
  2487. vuint32_t MBSFM39:1;
  2488. vuint32_t MBSFM38:1;
  2489. vuint32_t MBSFM37:1;
  2490. vuint32_t MBSFM36:1;
  2491. vuint32_t MBSFM35:1;
  2492. vuint32_t MBSFM34:1;
  2493. vuint32_t MBSFM33:1;
  2494. vuint32_t MBSFM32:1;
  2495. } B;
  2496. } MBSFMH;
  2497. union { /* STCU MBIST FM Key (Base+0x0060) */
  2498. vuint32_t R;
  2499. struct {
  2500. vuint32_t MBFMK:32;
  2501. } B;
  2502. } MBFMK;
  2503. vuint8_t STCU_reserved2[668]; /*Reserved 668 bytes (Base+0x0064-0x02FF) */
  2504. union { /* STCU MBIST Comtrol (Base+0x0300) */
  2505. vuint32_t R;
  2506. struct {
  2507. vuint32_t :1;
  2508. vuint32_t PTR:7;
  2509. vuint32_t :2;
  2510. vuint32_t MB_TIME:6;
  2511. vuint32_t :16;
  2512. } B;
  2513. } MBCTRL[41];
  2514. }; /* end of STCU_tag */
  2515. /****************************************************************************/
  2516. /* MODULE : ADC0 (10 Bit) */
  2517. /* CH[0..15], CH[32..95] */
  2518. /****************************************************************************/
  2519. struct ADC0_tag {
  2520. union { /* ADC0 Main Configuration (Base+0x0000) */
  2521. vuint32_t R;
  2522. struct {
  2523. vuint32_t OWREN:1;
  2524. vuint32_t WLSIDE:1;
  2525. vuint32_t MODE:1;
  2526. vuint32_t EDGLEV:1;
  2527. vuint32_t TRGEN:1;
  2528. vuint32_t EDGE:1;
  2529. vuint32_t XSTRTEN:1;
  2530. vuint32_t NSTART:1;
  2531. vuint32_t:1;
  2532. vuint32_t JTRGEN:1;
  2533. vuint32_t JEDGE:1;
  2534. vuint32_t JSTART:1;
  2535. vuint32_t:2;
  2536. vuint32_t CTUEN:1;
  2537. vuint32_t:9;
  2538. vuint32_t ABORT_CHAIN:1;
  2539. vuint32_t ABORT:1;
  2540. vuint32_t ACKO:1;
  2541. vuint32_t:2;
  2542. vuint32_t:2;
  2543. vuint32_t PWDN:1;
  2544. } B;
  2545. } MCR;
  2546. union { /* ADC0 Main Status (Base+0x0004) */
  2547. vuint32_t R;
  2548. struct {
  2549. vuint32_t:7;
  2550. vuint32_t NSTART:1;
  2551. vuint32_t JABORT:1;
  2552. vuint32_t:2;
  2553. vuint32_t JSTART:1;
  2554. vuint32_t:3;
  2555. vuint32_t CTUSTART:1;
  2556. vuint32_t CHADDR:7;
  2557. vuint32_t:3;
  2558. vuint32_t ACKO:1;
  2559. vuint32_t:2;
  2560. vuint32_t ADCSTATUS:3;
  2561. } B;
  2562. } MSR;
  2563. vuint8_t ADC0_reserved0[8]; /* Reserved 8 bytes (Base+0x0008-0x000F) */
  2564. union { /* ADC0 Interrupt Status (Base+0x0010) */
  2565. vuint32_t R;
  2566. struct {
  2567. vuint32_t:27;
  2568. //vuint32_t OFFCANCOVR:1;
  2569. //vuint32_t EOFFSET:1;
  2570. vuint32_t EOCTU:1;
  2571. vuint32_t JEOC:1;
  2572. vuint32_t JECH:1;
  2573. vuint32_t EOC:1;
  2574. vuint32_t ECH:1;
  2575. } B;
  2576. } ISR;
  2577. union { /* ADC0 Channel Pending 0 (Base+0x0014) */
  2578. vuint32_t R; /* (For precision channels) */
  2579. struct {
  2580. vuint32_t :16;
  2581. vuint32_t EOC_CH15:1;
  2582. vuint32_t EOC_CH14:1;
  2583. vuint32_t EOC_CH13:1;
  2584. vuint32_t EOC_CH12:1;
  2585. vuint32_t EOC_CH11:1;
  2586. vuint32_t EOC_CH10:1;
  2587. vuint32_t EOC_CH9:1;
  2588. vuint32_t EOC_CH8:1;
  2589. vuint32_t EOC_CH7:1;
  2590. vuint32_t EOC_CH6:1;
  2591. vuint32_t EOC_CH5:1;
  2592. vuint32_t EOC_CH4:1;
  2593. vuint32_t EOC_CH3:1;
  2594. vuint32_t EOC_CH2:1;
  2595. vuint32_t EOC_CH1:1;
  2596. vuint32_t EOC_CH0:1;
  2597. } B;
  2598. } CE0CFR0;
  2599. union { /* ADC0 Channel Pending 1 (Base+0x0018) */
  2600. vuint32_t R; /* (For standard Channels) */
  2601. struct {
  2602. vuint32_t EOC_CH63:1;
  2603. vuint32_t EOC_CH62:1;
  2604. vuint32_t EOC_CH61:1;
  2605. vuint32_t EOC_CH60:1;
  2606. vuint32_t EOC_CH59:1;
  2607. vuint32_t EOC_CH58:1;
  2608. vuint32_t EOC_CH57:1;
  2609. vuint32_t EOC_CH56:1;
  2610. vuint32_t EOC_CH55:1;
  2611. vuint32_t EOC_CH54:1;
  2612. vuint32_t EOC_CH53:1;
  2613. vuint32_t EOC_CH52:1;
  2614. vuint32_t EOC_CH51:1;
  2615. vuint32_t EOC_CH50:1;
  2616. vuint32_t EOC_CH49:1;
  2617. vuint32_t EOC_CH48:1;
  2618. vuint32_t EOC_CH47:1;
  2619. vuint32_t EOC_CH46:1;
  2620. vuint32_t EOC_CH45:1;
  2621. vuint32_t EOC_CH44:1;
  2622. vuint32_t EOC_CH43:1;
  2623. vuint32_t EOC_CH42:1;
  2624. vuint32_t EOC_CH41:1;
  2625. vuint32_t EOC_CH40:1;
  2626. vuint32_t EOC_CH39:1;
  2627. vuint32_t EOC_CH38:1;
  2628. vuint32_t EOC_CH37:1;
  2629. vuint32_t EOC_CH36:1;
  2630. vuint32_t EOC_CH35:1;
  2631. vuint32_t EOC_CH34:1;
  2632. vuint32_t EOC_CH33:1;
  2633. vuint32_t EOC_CH32:1;
  2634. } B;
  2635. } CE0CFR1;
  2636. union { /* ADC0 Channel Pending 2 (Base+0x001C) */
  2637. vuint32_t R; /* (For external mux'd Channels) */
  2638. struct {
  2639. vuint32_t EOC_CH95:1;
  2640. vuint32_t EOC_CH94:1;
  2641. vuint32_t EOC_CH93:1;
  2642. vuint32_t EOC_CH92:1;
  2643. vuint32_t EOC_CH91:1;
  2644. vuint32_t EOC_CH90:1;
  2645. vuint32_t EOC_CH89:1;
  2646. vuint32_t EOC_CH88:1;
  2647. vuint32_t EOC_CH87:1;
  2648. vuint32_t EOC_CH86:1;
  2649. vuint32_t EOC_CH85:1;
  2650. vuint32_t EOC_CH84:1;
  2651. vuint32_t EOC_CH83:1;
  2652. vuint32_t EOC_CH82:1;
  2653. vuint32_t EOC_CH81:1;
  2654. vuint32_t EOC_CH80:1;
  2655. vuint32_t EOC_CH79:1;
  2656. vuint32_t EOC_CH78:1;
  2657. vuint32_t EOC_CH77:1;
  2658. vuint32_t EOC_CH76:1;
  2659. vuint32_t EOC_CH75:1;
  2660. vuint32_t EOC_CH74:1;
  2661. vuint32_t EOC_CH73:1;
  2662. vuint32_t EOC_CH72:1;
  2663. vuint32_t EOC_CH71:1;
  2664. vuint32_t EOC_CH70:1;
  2665. vuint32_t EOC_CH69:1;
  2666. vuint32_t EOC_CH68:1;
  2667. vuint32_t EOC_CH67:1;
  2668. vuint32_t EOC_CH66:1;
  2669. vuint32_t EOC_CH65:1;
  2670. vuint32_t EOC_CH64:1;
  2671. } B;
  2672. } CE0CFR2;
  2673. union { /* ADC0 Interrupt Mask (Base+0020) */
  2674. vuint32_t R;
  2675. struct {
  2676. vuint32_t:27;
  2677. vuint32_t MSKEOCTU:1;
  2678. vuint32_t MSKJEOC:1;
  2679. vuint32_t MSKJECH:1;
  2680. vuint32_t MSKEOC:1;
  2681. vuint32_t MSKECH:1;
  2682. } B;
  2683. } IMR;
  2684. union { /* ADC0 Channel Interrupt Mask 0 (Base+0x0024) */
  2685. vuint32_t R; /* (For Precision Channels) */
  2686. struct {
  2687. vuint32_t:16;
  2688. vuint32_t CIM15:1;
  2689. vuint32_t CIM14:1;
  2690. vuint32_t CIM13:1;
  2691. vuint32_t CIM12:1;
  2692. vuint32_t CIM11:1;
  2693. vuint32_t CIM10:1;
  2694. vuint32_t CIM9:1;
  2695. vuint32_t CIM8:1;
  2696. vuint32_t CIM7:1;
  2697. vuint32_t CIM6:1;
  2698. vuint32_t CIM5:1;
  2699. vuint32_t CIM4:1;
  2700. vuint32_t CIM3:1;
  2701. vuint32_t CIM2:1;
  2702. vuint32_t CIM1:1;
  2703. vuint32_t CIM0:1;
  2704. } B;
  2705. } CIMR0;
  2706. union { /* ADC0 Channel Interrupt Mask 1 (+0x0028) */
  2707. vuint32_t R; /* (For Standard Channels) */
  2708. struct {
  2709. vuint32_t CIM63:1;
  2710. vuint32_t CIM62:1;
  2711. vuint32_t CIM61:1;
  2712. vuint32_t CIM60:1;
  2713. vuint32_t CIM59:1;
  2714. vuint32_t CIM58:1;
  2715. vuint32_t CIM57:1;
  2716. vuint32_t CIM56:1;
  2717. vuint32_t CIM55:1;
  2718. vuint32_t CIM54:1;
  2719. vuint32_t CIM53:1;
  2720. vuint32_t CIM52:1;
  2721. vuint32_t CIM51:1;
  2722. vuint32_t CIM50:1;
  2723. vuint32_t CIM49:1;
  2724. vuint32_t CIM48:1;
  2725. vuint32_t CIM47:1;
  2726. vuint32_t CIM46:1;
  2727. vuint32_t CIM45:1;
  2728. vuint32_t CIM44:1;
  2729. vuint32_t CIM43:1;
  2730. vuint32_t CIM42:1;
  2731. vuint32_t CIM41:1;
  2732. vuint32_t CIM40:1;
  2733. vuint32_t CIM39:1;
  2734. vuint32_t CIM38:1;
  2735. vuint32_t CIM37:1;
  2736. vuint32_t CIM36:1;
  2737. vuint32_t CIM35:1;
  2738. vuint32_t CIM34:1;
  2739. vuint32_t CIM33:1;
  2740. vuint32_t CIM32:1;
  2741. } B;
  2742. } CIMR1;
  2743. union { /* ADC0 Channel Interrupt Mask 2 (+0x002C) */
  2744. vuint32_t R; /* (For PExternal Mux'd Channels) */
  2745. struct {
  2746. vuint32_t CIM95:1;
  2747. vuint32_t CIM94:1;
  2748. vuint32_t CIM93:1;
  2749. vuint32_t CIM92:1;
  2750. vuint32_t CIM91:1;
  2751. vuint32_t CIM90:1;
  2752. vuint32_t CIM89:1;
  2753. vuint32_t CIM88:1;
  2754. vuint32_t CIM87:1;
  2755. vuint32_t CIM86:1;
  2756. vuint32_t CIM85:1;
  2757. vuint32_t CIM84:1;
  2758. vuint32_t CIM83:1;
  2759. vuint32_t CIM82:1;
  2760. vuint32_t CIM81:1;
  2761. vuint32_t CIM80:1;
  2762. vuint32_t CIM79:1;
  2763. vuint32_t CIM78:1;
  2764. vuint32_t CIM77:1;
  2765. vuint32_t CIM76:1;
  2766. vuint32_t CIM75:1;
  2767. vuint32_t CIM74:1;
  2768. vuint32_t CIM73:1;
  2769. vuint32_t CIM72:1;
  2770. vuint32_t CIM71:1;
  2771. vuint32_t CIM70:1;
  2772. vuint32_t CIM69:1;
  2773. vuint32_t CIM68:1;
  2774. vuint32_t CIM67:1;
  2775. vuint32_t CIM66:1;
  2776. vuint32_t CIM65:1;
  2777. vuint32_t CIM64:1;
  2778. } B;
  2779. } CIMR2;
  2780. union { /* ADC0 Watchdog Threshold Interrupt Status (+0x0030)*/
  2781. vuint32_t R;
  2782. struct {
  2783. vuint32_t:20;
  2784. vuint32_t WDG5H:1;
  2785. vuint32_t WDG5L:1;
  2786. vuint32_t WDG4H:1;
  2787. vuint32_t WDG4L:1;
  2788. vuint32_t WDG3H:1;
  2789. vuint32_t WDG3L:1;
  2790. vuint32_t WDG2H:1;
  2791. vuint32_t WDG2L:1;
  2792. vuint32_t WDG1H:1;
  2793. vuint32_t WDG1L:1;
  2794. vuint32_t WDG0H:1;
  2795. vuint32_t WDG0L:1;
  2796. } B;
  2797. } WTISR;
  2798. union { /* ADC0 Watchdog Threshold Interrupt Mask (+0x0034) */
  2799. vuint32_t R;
  2800. struct {
  2801. vuint32_t:20;
  2802. vuint32_t MSKWDG5H:1;
  2803. vuint32_t MSKWDG5L:1;
  2804. vuint32_t MSKWDG4H:1;
  2805. vuint32_t MSKWDG4L:1;
  2806. vuint32_t MSKWDG3H:1;
  2807. vuint32_t MSKWDG3L:1;
  2808. vuint32_t MSKWDG2H:1;
  2809. vuint32_t MSKWDG2L:1;
  2810. vuint32_t MSKWDG1H:1;
  2811. vuint32_t MSKWDG1L:1;
  2812. vuint32_t MSKWDG0H:1;
  2813. vuint32_t MSKWDG0L:1;
  2814. } B;
  2815. } WTIMR;
  2816. vuint8_t ADC0_reserved1[8]; /* Reserved 8 bytes (Base+0x0038-0x003F) */
  2817. union { /* ADC0 DMA Enable (Base+0x0040) */
  2818. vuint32_t R;
  2819. struct {
  2820. vuint32_t:30;
  2821. vuint32_t DCLR:1;
  2822. vuint32_t DMAEN:1;
  2823. } B;
  2824. } DMAE;
  2825. union { /* ADC0 DMA Channel Select 0 (Base+0x0044) */
  2826. vuint32_t R; /* (for precision channels) */
  2827. struct {
  2828. vuint32_t:16;
  2829. vuint32_t DMA15:1;
  2830. vuint32_t DMA14:1;
  2831. vuint32_t DMA13:1;
  2832. vuint32_t DMA12:1;
  2833. vuint32_t DMA11:1;
  2834. vuint32_t DMA10:1;
  2835. vuint32_t DMA9:1;
  2836. vuint32_t DMA8:1;
  2837. vuint32_t DMA7:1;
  2838. vuint32_t DMA6:1;
  2839. vuint32_t DMA5:1;
  2840. vuint32_t DMA4:1;
  2841. vuint32_t DMA3:1;
  2842. vuint32_t DMA2:1;
  2843. vuint32_t DMA1:1;
  2844. vuint32_t DMA0:1;
  2845. } B;
  2846. } DMAR0;
  2847. union { /* ADC0 DMA Channel Select 1 (Base+0x0048) */
  2848. vuint32_t R; /* (for standard channels) */
  2849. struct {
  2850. vuint32_t DMA63:1;
  2851. vuint32_t DMA62:1;
  2852. vuint32_t DMA61:1;
  2853. vuint32_t DMA60:1;
  2854. vuint32_t DMA59:1;
  2855. vuint32_t DMA58:1;
  2856. vuint32_t DMA57:1;
  2857. vuint32_t DMA56:1;
  2858. vuint32_t DMA55:1;
  2859. vuint32_t DMA54:1;
  2860. vuint32_t DMA53:1;
  2861. vuint32_t DMA52:1;
  2862. vuint32_t DMA51:1;
  2863. vuint32_t DMA50:1;
  2864. vuint32_t DMA49:1;
  2865. vuint32_t DMA48:1;
  2866. vuint32_t DMA47:1;
  2867. vuint32_t DMA46:1;
  2868. vuint32_t DMA45:1;
  2869. vuint32_t DMA44:1;
  2870. vuint32_t DMA43:1;
  2871. vuint32_t DMA42:1;
  2872. vuint32_t DMA41:1;
  2873. vuint32_t DMA40:1;
  2874. vuint32_t DMA39:1;
  2875. vuint32_t DMA38:1;
  2876. vuint32_t DMA37:1;
  2877. vuint32_t DMA36:1;
  2878. vuint32_t DMA35:1;
  2879. vuint32_t DMA34:1;
  2880. vuint32_t DMA33:1;
  2881. vuint32_t DMA32:1;
  2882. } B;
  2883. } DMAR1;
  2884. union { /* ADC0 DMA Channel Select 2 (Base+0x004C) */
  2885. vuint32_t R; /* (for external mux'd channels) */
  2886. struct {
  2887. vuint32_t DMA95:1;
  2888. vuint32_t DMA94:1;
  2889. vuint32_t DMA93:1;
  2890. vuint32_t DMA92:1;
  2891. vuint32_t DMA91:1;
  2892. vuint32_t DMA90:1;
  2893. vuint32_t DMA89:1;
  2894. vuint32_t DMA88:1;
  2895. vuint32_t DMA87:1;
  2896. vuint32_t DMA86:1;
  2897. vuint32_t DMA85:1;
  2898. vuint32_t DMA84:1;
  2899. vuint32_t DMA83:1;
  2900. vuint32_t DMA82:1;
  2901. vuint32_t DMA81:1;
  2902. vuint32_t DMA80:1;
  2903. vuint32_t DMA79:1;
  2904. vuint32_t DMA78:1;
  2905. vuint32_t DMA77:1;
  2906. vuint32_t DMA76:1;
  2907. vuint32_t DMA75:1;
  2908. vuint32_t DMA74:1;
  2909. vuint32_t DMA73:1;
  2910. vuint32_t DMA72:1;
  2911. vuint32_t DMA71:1;
  2912. vuint32_t DMA70:1;
  2913. vuint32_t DMA69:1;
  2914. vuint32_t DMA68:1;
  2915. vuint32_t DMA67:1;
  2916. vuint32_t DMA66:1;
  2917. vuint32_t DMA65:1;
  2918. vuint32_t DMA64:1;
  2919. } B;
  2920. } DMAR2;
  2921. vuint8_t ADC0_reserved2[16]; /* Reserved 16 bytes (Base+0x0050-0x005F) */
  2922. /* Note the threshold registers are split [0..3] then [4..5]. For this */
  2923. /* reason thay are NOT implemented as an array in order to maintain */
  2924. /* concistency through all THRHLR registers */
  2925. union { /* ADC0 Threshold 0 (Base+0x0060) */
  2926. vuint32_t R;
  2927. struct {
  2928. vuint32_t:6;
  2929. vuint32_t THRH:10;
  2930. vuint32_t:6;
  2931. vuint32_t THRL:10;
  2932. } B;
  2933. } THRHLR0;
  2934. union { /* ADC0 Threshold 1 (Base+0x0064) */
  2935. vuint32_t R;
  2936. struct {
  2937. vuint32_t:6;
  2938. vuint32_t THRH:10;
  2939. vuint32_t:6;
  2940. vuint32_t THRL:10;
  2941. } B;
  2942. } THRHLR1;
  2943. union { /* ADC0 Threshold 2 (Base+0x0068) */
  2944. vuint32_t R;
  2945. struct {
  2946. vuint32_t:6;
  2947. vuint32_t THRH:10;
  2948. vuint32_t:6;
  2949. vuint32_t THRL:10;
  2950. } B;
  2951. } THRHLR2;
  2952. union { /* ADC0 Threshold 3 (Base+0x006C) */
  2953. vuint32_t R;
  2954. struct {
  2955. vuint32_t:6;
  2956. vuint32_t THRH:10;
  2957. vuint32_t:6;
  2958. vuint32_t THRL:10;
  2959. } B;
  2960. } THRHLR3;
  2961. vuint8_t ADC0_reserved3[16]; /* Reserved 16 bytes (Base+0x0070-0x007F) */
  2962. union { /* ADC0 Presampling Control (Base+0x0080) */
  2963. vuint32_t R;
  2964. struct {
  2965. vuint32_t:25;
  2966. vuint32_t PREVAL2:2;
  2967. vuint32_t PREVAL1:2;
  2968. vuint32_t PREVAL0:2;
  2969. vuint32_t PRECONV:1;
  2970. } B;
  2971. } PSCR;
  2972. union { /* ADC0 Presampling 0 (Base+0x0084) */
  2973. vuint32_t R; /* (precision channels) */
  2974. struct {
  2975. vuint32_t:16;
  2976. vuint32_t PRES15:1;
  2977. vuint32_t PRES14:1;
  2978. vuint32_t PRES13:1;
  2979. vuint32_t PRES12:1;
  2980. vuint32_t PRES11:1;
  2981. vuint32_t PRES10:1;
  2982. vuint32_t PRES9:1;
  2983. vuint32_t PRES8:1;
  2984. vuint32_t PRES7:1;
  2985. vuint32_t PRES6:1;
  2986. vuint32_t PRES5:1;
  2987. vuint32_t PRES4:1;
  2988. vuint32_t PRES3:1;
  2989. vuint32_t PRES2:1;
  2990. vuint32_t PRES1:1;
  2991. vuint32_t PRES0:1;
  2992. } B;
  2993. } PSR0;
  2994. union { /* ADC0 Presampling 1 (Base+0x0088) */
  2995. vuint32_t R; /* (standard channels) */
  2996. struct {
  2997. vuint32_t PRES63:1;
  2998. vuint32_t PRES62:1;
  2999. vuint32_t PRES61:1;
  3000. vuint32_t PRES60:1;
  3001. vuint32_t PRES59:1;
  3002. vuint32_t PRES58:1;
  3003. vuint32_t PRES57:1;
  3004. vuint32_t PRES56:1;
  3005. vuint32_t PRES55:1;
  3006. vuint32_t PRES54:1;
  3007. vuint32_t PRES53:1;
  3008. vuint32_t PRES52:1;
  3009. vuint32_t PRES51:1;
  3010. vuint32_t PRES50:1;
  3011. vuint32_t PRES49:1;
  3012. vuint32_t PRES48:1;
  3013. vuint32_t PRES47:1;
  3014. vuint32_t PRES46:1;
  3015. vuint32_t PRES45:1;
  3016. vuint32_t PRES44:1;
  3017. vuint32_t PRES43:1;
  3018. vuint32_t PRES42:1;
  3019. vuint32_t PRES41:1;
  3020. vuint32_t PRES40:1;
  3021. vuint32_t PRES39:1;
  3022. vuint32_t PRES38:1;
  3023. vuint32_t PRES37:1;
  3024. vuint32_t PRES36:1;
  3025. vuint32_t PRES35:1;
  3026. vuint32_t PRES34:1;
  3027. vuint32_t PRES33:1;
  3028. vuint32_t PRES32:1;
  3029. } B;
  3030. } PSR1;
  3031. union { /* ADC0 Presampling 2 (Base+0x008C) */
  3032. vuint32_t R; /* (external mux'd channels) */
  3033. struct {
  3034. vuint32_t PRES95:1;
  3035. vuint32_t PRES94:1;
  3036. vuint32_t PRES93:1;
  3037. vuint32_t PRES92:1;
  3038. vuint32_t PRES91:1;
  3039. vuint32_t PRES90:1;
  3040. vuint32_t PRES89:1;
  3041. vuint32_t PRES88:1;
  3042. vuint32_t PRES87:1;
  3043. vuint32_t PRES86:1;
  3044. vuint32_t PRES85:1;
  3045. vuint32_t PRES84:1;
  3046. vuint32_t PRES83:1;
  3047. vuint32_t PRES82:1;
  3048. vuint32_t PRES81:1;
  3049. vuint32_t PRES80:1;
  3050. vuint32_t PRES79:1;
  3051. vuint32_t PRES78:1;
  3052. vuint32_t PRES77:1;
  3053. vuint32_t PRES76:1;
  3054. vuint32_t PRES75:1;
  3055. vuint32_t PRES74:1;
  3056. vuint32_t PRES73:1;
  3057. vuint32_t PRES72:1;
  3058. vuint32_t PRES71:1;
  3059. vuint32_t PRES70:1;
  3060. vuint32_t PRES69:1;
  3061. vuint32_t PRES68:1;
  3062. vuint32_t PRES67:1;
  3063. vuint32_t PRES66:1;
  3064. vuint32_t PRES65:1;
  3065. vuint32_t PRES64:1;
  3066. } B;
  3067. } PSR2;
  3068. vuint8_t ADC0_reserved4[4]; /* Reserved 4 bytes (Base+0x0090-0x0093) */
  3069. /* Note the following CTR registers are NOT implemented as an array to */
  3070. /* try and maintain some concistency through the header file */
  3071. /* (The registers are however identical) */
  3072. union { /* ADC0 Conversion Timing 0 (Base+0x0094) */
  3073. vuint32_t R; /* (precision channels) */
  3074. struct {
  3075. vuint32_t:16;
  3076. vuint32_t INPLATCH:1;
  3077. vuint32_t:1;
  3078. vuint32_t OFFSHIFT:2;
  3079. vuint32_t:1;
  3080. vuint32_t INPCMP:2;
  3081. vuint32_t:1;
  3082. vuint32_t INPSAMP:8;
  3083. } B;
  3084. } CTR0;
  3085. union { /* ADC0 Conversion Timing 1 (Base+0x0098) */
  3086. vuint32_t R; /* (standard channels) */
  3087. struct {
  3088. vuint32_t:16;
  3089. vuint32_t INPLATCH:1;
  3090. vuint32_t:1;
  3091. vuint32_t OFFSHIFT:2;
  3092. vuint32_t:1;
  3093. vuint32_t INPCMP:2;
  3094. vuint32_t:1;
  3095. vuint32_t INPSAMP:8;
  3096. } B;
  3097. } CTR1;
  3098. union { /* ADC0 Conversion Timing 2 (Base+0x009C) */
  3099. vuint32_t R; /* (precision channels) */
  3100. struct {
  3101. vuint32_t:16;
  3102. vuint32_t INPLATCH:1;
  3103. vuint32_t:1;
  3104. vuint32_t OFFSHIFT:2;
  3105. vuint32_t:1;
  3106. vuint32_t INPCMP:2;
  3107. vuint32_t:1;
  3108. vuint32_t INPSAMP:8;
  3109. } B;
  3110. } CTR2;
  3111. vuint8_t ADC0_reserved5[4]; /* Reserved 4 bytes (Base+0x00A0-0x00A3) */
  3112. union { /* ADC0 Normal Conversion Mask 0 (Base+0x00A4) */
  3113. vuint32_t R; /* (precision channels) */
  3114. struct {
  3115. vuint32_t :16;
  3116. vuint32_t CH15:1;
  3117. vuint32_t CH14:1;
  3118. vuint32_t CH13:1;
  3119. vuint32_t CH12:1;
  3120. vuint32_t CH11:1;
  3121. vuint32_t CH10:1;
  3122. vuint32_t CH9:1;
  3123. vuint32_t CH8:1;
  3124. vuint32_t CH7:1;
  3125. vuint32_t CH6:1;
  3126. vuint32_t CH5:1;
  3127. vuint32_t CH4:1;
  3128. vuint32_t CH3:1;
  3129. vuint32_t CH2:1;
  3130. vuint32_t CH1:1;
  3131. vuint32_t CH0:1;
  3132. } B;
  3133. } NCMR0;
  3134. union { /* ADC0 Normal Conversion Mask 1 (Base+0x00A8) */
  3135. vuint32_t R; /* (standard channels) */
  3136. struct {
  3137. vuint32_t CH63:1;
  3138. vuint32_t CH62:1;
  3139. vuint32_t CH61:1;
  3140. vuint32_t CH60:1;
  3141. vuint32_t CH59:1;
  3142. vuint32_t CH58:1;
  3143. vuint32_t CH57:1;
  3144. vuint32_t CH56:1;
  3145. vuint32_t CH55:1;
  3146. vuint32_t CH54:1;
  3147. vuint32_t CH53:1;
  3148. vuint32_t CH52:1;
  3149. vuint32_t CH51:1;
  3150. vuint32_t CH50:1;
  3151. vuint32_t CH49:1;
  3152. vuint32_t CH48:1;
  3153. vuint32_t CH47:1;
  3154. vuint32_t CH46:1;
  3155. vuint32_t CH45:1;
  3156. vuint32_t CH44:1;
  3157. vuint32_t CH43:1;
  3158. vuint32_t CH42:1;
  3159. vuint32_t CH41:1;
  3160. vuint32_t CH40:1;
  3161. vuint32_t CH39:1;
  3162. vuint32_t CH38:1;
  3163. vuint32_t CH37:1;
  3164. vuint32_t CH36:1;
  3165. vuint32_t CH35:1;
  3166. vuint32_t CH34:1;
  3167. vuint32_t CH33:1;
  3168. vuint32_t CH32:1;
  3169. } B;
  3170. } NCMR1;
  3171. union { /* ADC0 Normal Conversion Mask 2 (Base+0x00AC) */
  3172. vuint32_t R; /* (For external mux'd channels) */
  3173. struct {
  3174. vuint32_t CH95:1;
  3175. vuint32_t CH94:1;
  3176. vuint32_t CH93:1;
  3177. vuint32_t CH92:1;
  3178. vuint32_t CH91:1;
  3179. vuint32_t CH90:1;
  3180. vuint32_t CH89:1;
  3181. vuint32_t CH88:1;
  3182. vuint32_t CH87:1;
  3183. vuint32_t CH86:1;
  3184. vuint32_t CH85:1;
  3185. vuint32_t CH84:1;
  3186. vuint32_t CH83:1;
  3187. vuint32_t CH82:1;
  3188. vuint32_t CH81:1;
  3189. vuint32_t CH80:1;
  3190. vuint32_t CH79:1;
  3191. vuint32_t CH78:1;
  3192. vuint32_t CH77:1;
  3193. vuint32_t CH76:1;
  3194. vuint32_t CH75:1;
  3195. vuint32_t CH74:1;
  3196. vuint32_t CH73:1;
  3197. vuint32_t CH72:1;
  3198. vuint32_t CH71:1;
  3199. vuint32_t CH70:1;
  3200. vuint32_t CH69:1;
  3201. vuint32_t CH68:1;
  3202. vuint32_t CH67:1;
  3203. vuint32_t CH66:1;
  3204. vuint32_t CH65:1;
  3205. vuint32_t CH64:1;
  3206. } B;
  3207. } NCMR2;
  3208. vuint8_t ADC0_reserved6[4]; /* Reserved 4 bytes (Base+0x00B0-0x00B3) */
  3209. union { /* ADC0 Injected Conversion Mask0 (Base+0x00B4) */
  3210. vuint32_t R; /* (precision channels) */
  3211. struct {
  3212. vuint32_t :16;
  3213. vuint32_t CH15:1;
  3214. vuint32_t CH14:1;
  3215. vuint32_t CH13:1;
  3216. vuint32_t CH12:1;
  3217. vuint32_t CH11:1;
  3218. vuint32_t CH10:1;
  3219. vuint32_t CH9:1;
  3220. vuint32_t CH8:1;
  3221. vuint32_t CH7:1;
  3222. vuint32_t CH6:1;
  3223. vuint32_t CH5:1;
  3224. vuint32_t CH4:1;
  3225. vuint32_t CH3:1;
  3226. vuint32_t CH2:1;
  3227. vuint32_t CH1:1;
  3228. vuint32_t CH0:1;
  3229. } B;
  3230. } JCMR0;
  3231. union { /* ADC0 Injected Conversion Mask1 (Base+0x00B8) */
  3232. vuint32_t R; /* (standard channels) */
  3233. struct {
  3234. vuint32_t CH63:1;
  3235. vuint32_t CH62:1;
  3236. vuint32_t CH61:1;
  3237. vuint32_t CH60:1;
  3238. vuint32_t CH59:1;
  3239. vuint32_t CH58:1;
  3240. vuint32_t CH57:1;
  3241. vuint32_t CH56:1;
  3242. vuint32_t CH55:1;
  3243. vuint32_t CH54:1;
  3244. vuint32_t CH53:1;
  3245. vuint32_t CH52:1;
  3246. vuint32_t CH51:1;
  3247. vuint32_t CH50:1;
  3248. vuint32_t CH49:1;
  3249. vuint32_t CH48:1;
  3250. vuint32_t CH47:1;
  3251. vuint32_t CH46:1;
  3252. vuint32_t CH45:1;
  3253. vuint32_t CH44:1;
  3254. vuint32_t CH43:1;
  3255. vuint32_t CH42:1;
  3256. vuint32_t CH41:1;
  3257. vuint32_t CH40:1;
  3258. vuint32_t CH39:1;
  3259. vuint32_t CH38:1;
  3260. vuint32_t CH37:1;
  3261. vuint32_t CH36:1;
  3262. vuint32_t CH35:1;
  3263. vuint32_t CH34:1;
  3264. vuint32_t CH33:1;
  3265. vuint32_t CH32:1;
  3266. } B;
  3267. } JCMR1;
  3268. union { /* ADC0 Injected Conversion Mask2 (Base+0x00BC) */
  3269. vuint32_t R; /* (external mux'd channels) */
  3270. struct {
  3271. vuint32_t CH95:1;
  3272. vuint32_t CH94:1;
  3273. vuint32_t CH93:1;
  3274. vuint32_t CH92:1;
  3275. vuint32_t CH91:1;
  3276. vuint32_t CH90:1;
  3277. vuint32_t CH89:1;
  3278. vuint32_t CH88:1;
  3279. vuint32_t CH87:1;
  3280. vuint32_t CH86:1;
  3281. vuint32_t CH85:1;
  3282. vuint32_t CH84:1;
  3283. vuint32_t CH83:1;
  3284. vuint32_t CH82:1;
  3285. vuint32_t CH81:1;
  3286. vuint32_t CH80:1;
  3287. vuint32_t CH79:1;
  3288. vuint32_t CH78:1;
  3289. vuint32_t CH77:1;
  3290. vuint32_t CH76:1;
  3291. vuint32_t CH75:1;
  3292. vuint32_t CH74:1;
  3293. vuint32_t CH73:1;
  3294. vuint32_t CH72:1;
  3295. vuint32_t CH71:1;
  3296. vuint32_t CH70:1;
  3297. vuint32_t CH69:1;
  3298. vuint32_t CH68:1;
  3299. vuint32_t CH67:1;
  3300. vuint32_t CH66:1;
  3301. vuint32_t CH65:1;
  3302. vuint32_t CH64:1;
  3303. } B;
  3304. } JCMR2;
  3305. vuint8_t ADC0_reserved7[4]; /* Reserved 4 bytes (Base+0x00C0-0x00C3) */
  3306. union { /* ADC0 Decode Signals Delay (Base+0x00C4) */
  3307. vuint32_t R;
  3308. struct {
  3309. vuint32_t:20;
  3310. vuint32_t DSD:12;
  3311. } B;
  3312. } DSDR;
  3313. union { /* ADC0 Power-Down exit Delay (Base+0x00C8) */
  3314. vuint32_t R;
  3315. struct {
  3316. vuint32_t:24;
  3317. vuint32_t PDED:8;
  3318. } B;
  3319. } PDEDR;
  3320. vuint8_t ADC0_reserved8[52]; /* Reserved 52 bytes (Base+0x00CC-0x00FF) */
  3321. union { /* ADC0 Channel 0-95 Data (Base+0x0100-0x027C) */
  3322. vuint32_t R; /* Note CDR[16..31] are reserved */
  3323. struct {
  3324. vuint32_t:12;
  3325. vuint32_t VALID:1;
  3326. vuint32_t OVERW:1;
  3327. vuint32_t RESULT:2;
  3328. vuint32_t:6;
  3329. vuint32_t CDATA:10;
  3330. } B;
  3331. } CDR[96];
  3332. union { /* ADC0 Threshold 4 (Base+0x0280) */
  3333. vuint32_t R;
  3334. struct {
  3335. vuint32_t:6;
  3336. vuint32_t THRH:10;
  3337. vuint32_t:6;
  3338. vuint32_t THRL:10;
  3339. } B;
  3340. } THRHLR4;
  3341. union { /* ADC0 Threshold 5 (Base+0x0284) */
  3342. vuint32_t R;
  3343. struct {
  3344. vuint32_t:6;
  3345. vuint32_t THRH:10;
  3346. vuint32_t:6;
  3347. vuint32_t THRL:10;
  3348. } B;
  3349. } THRHLR5;
  3350. vuint8_t ADC0_reserved10[40]; /* Reserved 40 bytes (Base+0x0288-0x02AF) */
  3351. union { /* ADC0 Channel Watchdog Select 0 (Base+0x02B0) */
  3352. vuint32_t R; /* (precision channels) */
  3353. struct {
  3354. vuint32_t:1;
  3355. vuint32_t WSEL_CH7:3;
  3356. vuint32_t:1;
  3357. vuint32_t WSEL_CH6:3;
  3358. vuint32_t:1;
  3359. vuint32_t WSEL_CH5:3;
  3360. vuint32_t:1;
  3361. vuint32_t WSEL_CH4:3;
  3362. vuint32_t:1;
  3363. vuint32_t WSEL_CH3:3;
  3364. vuint32_t:1;
  3365. vuint32_t WSEL_CH2:3;
  3366. vuint32_t:1;
  3367. vuint32_t WSEL_CH1:3;
  3368. vuint32_t:1;
  3369. vuint32_t WSEL_CH0:3;
  3370. } B;
  3371. } CWSELR0;
  3372. union { /* ADC0 Channel Watchdog Select 1 (Base+0x02B4) */
  3373. vuint32_t R; /* (precision channels) */
  3374. struct {
  3375. vuint32_t:1;
  3376. vuint32_t WSEL_CH15:3;
  3377. vuint32_t:1;
  3378. vuint32_t WSEL_CH14:3;
  3379. vuint32_t:1;
  3380. vuint32_t WSEL_CH13:3;
  3381. vuint32_t:1;
  3382. vuint32_t WSEL_CH12:3;
  3383. vuint32_t:1;
  3384. vuint32_t WSEL_CH11:3;
  3385. vuint32_t:1;
  3386. vuint32_t WSEL_CH10:3;
  3387. vuint32_t:1;
  3388. vuint32_t WSEL_CH9:3;
  3389. vuint32_t:1;
  3390. vuint32_t WSEL_CH8:3;
  3391. } B;
  3392. } CWSELR1;
  3393. vuint8_t ADC0_reserved11[8]; /* Reserved 8 bytes (Base+0x02B8-0x02BF) */
  3394. union { /* ADC0 Channel Watchdog Select 4 (Base+0x02C0) */
  3395. vuint32_t R; /* (standard channels) */
  3396. struct {
  3397. vuint32_t:1;
  3398. vuint32_t WSEL_CH39:3;
  3399. vuint32_t:1;
  3400. vuint32_t WSEL_CH38:3;
  3401. vuint32_t:1;
  3402. vuint32_t WSEL_CH37:3;
  3403. vuint32_t:1;
  3404. vuint32_t WSEL_CH36:3;
  3405. vuint32_t:1;
  3406. vuint32_t WSEL_CH35:3;
  3407. vuint32_t:1;
  3408. vuint32_t WSEL_CH34:3;
  3409. vuint32_t:1;
  3410. vuint32_t WSEL_CH33:3;
  3411. vuint32_t:1;
  3412. vuint32_t WSEL_CH32:3;
  3413. } B;
  3414. } CWSELR4;
  3415. union { /* ADC0 Channel Watchdog Select 5 (Base+0x02C4) */
  3416. vuint32_t R; /* (standard channels) */
  3417. struct {
  3418. vuint32_t:1;
  3419. vuint32_t WSEL_CH47:3;
  3420. vuint32_t:1;
  3421. vuint32_t WSEL_CH46:3;
  3422. vuint32_t:1;
  3423. vuint32_t WSEL_CH45:3;
  3424. vuint32_t:1;
  3425. vuint32_t WSEL_CH44:3;
  3426. vuint32_t:1;
  3427. vuint32_t WSEL_CH43:3;
  3428. vuint32_t:1;
  3429. vuint32_t WSEL_CH42:3;
  3430. vuint32_t:1;
  3431. vuint32_t WSEL_CH41:3;
  3432. vuint32_t:1;
  3433. vuint32_t WSEL_CH40:3;
  3434. } B;
  3435. } CWSELR5;
  3436. union { /* ADC0 Channel Watchdog Select 6 (Base+0x02C8) */
  3437. vuint32_t R; /* (standard channels) */
  3438. struct {
  3439. vuint32_t:1;
  3440. vuint32_t WSEL_CH55:3;
  3441. vuint32_t:1;
  3442. vuint32_t WSEL_CH54:3;
  3443. vuint32_t:1;
  3444. vuint32_t WSEL_CH53:3;
  3445. vuint32_t:1;
  3446. vuint32_t WSEL_CH52:3;
  3447. vuint32_t:1;
  3448. vuint32_t WSEL_CH51:3;
  3449. vuint32_t:1;
  3450. vuint32_t WSEL_CH50:3;
  3451. vuint32_t:1;
  3452. vuint32_t WSEL_CH49:3;
  3453. vuint32_t:1;
  3454. vuint32_t WSEL_CH48:3;
  3455. } B;
  3456. } CWSELR6;
  3457. union { /* ADC0 Channel Watchdog Select 7 (Base+0x02CC) */
  3458. vuint32_t R; /* (standard channels) */
  3459. struct {
  3460. vuint32_t:1;
  3461. vuint32_t WSEL_CH63:3;
  3462. vuint32_t:1;
  3463. vuint32_t WSEL_CH62:3;
  3464. vuint32_t:1;
  3465. vuint32_t WSEL_CH61:3;
  3466. vuint32_t:1;
  3467. vuint32_t WSEL_CH60:3;
  3468. vuint32_t:1;
  3469. vuint32_t WSEL_CH59:3;
  3470. vuint32_t:1;
  3471. vuint32_t WSEL_CH58:3;
  3472. vuint32_t:1;
  3473. vuint32_t WSEL_CH57:3;
  3474. vuint32_t:1;
  3475. vuint32_t WSEL_CH56:3;
  3476. } B;
  3477. } CWSELR7;
  3478. union { /* ADC0 Channel Watchdog Select 8 (Base+0x02D0) */
  3479. vuint32_t R; /* (external mux'd channels) */
  3480. struct {
  3481. vuint32_t:1;
  3482. vuint32_t WSEL_CH71:3;
  3483. vuint32_t:1;
  3484. vuint32_t WSEL_CH70:3;
  3485. vuint32_t:1;
  3486. vuint32_t WSEL_CH69:3;
  3487. vuint32_t:1;
  3488. vuint32_t WSEL_CH68:3;
  3489. vuint32_t:1;
  3490. vuint32_t WSEL_CH67:3;
  3491. vuint32_t:1;
  3492. vuint32_t WSEL_CH66:3;
  3493. vuint32_t:1;
  3494. vuint32_t WSEL_CH65:3;
  3495. vuint32_t:1;
  3496. vuint32_t WSEL_CH64:3;
  3497. } B;
  3498. } CWSELR8;
  3499. union { /* ADC0 Channel Watchdog Select 9 (Base+0x02D4) */
  3500. vuint32_t R; /* (external mux'd channels) */
  3501. struct {
  3502. vuint32_t:1;
  3503. vuint32_t WSEL_CH79:3;
  3504. vuint32_t:1;
  3505. vuint32_t WSEL_CH78:3;
  3506. vuint32_t:1;
  3507. vuint32_t WSEL_CH77:3;
  3508. vuint32_t:1;
  3509. vuint32_t WSEL_CH76:3;
  3510. vuint32_t:1;
  3511. vuint32_t WSEL_CH75:3;
  3512. vuint32_t:1;
  3513. vuint32_t WSEL_CH74:3;
  3514. vuint32_t:1;
  3515. vuint32_t WSEL_CH73:3;
  3516. vuint32_t:1;
  3517. vuint32_t WSEL_CH72:3;
  3518. } B;
  3519. } CWSELR9;
  3520. union { /* ADC0 Channel Watchdog Select 10 (Base+0x02D8)*/
  3521. vuint32_t R; /* (external mux'd channels) */
  3522. struct {
  3523. vuint32_t:1;
  3524. vuint32_t WSEL_CH87:3;
  3525. vuint32_t:1;
  3526. vuint32_t WSEL_CH86:3;
  3527. vuint32_t:1;
  3528. vuint32_t WSEL_CH85:3;
  3529. vuint32_t:1;
  3530. vuint32_t WSEL_CH84:3;
  3531. vuint32_t:1;
  3532. vuint32_t WSEL_CH83:3;
  3533. vuint32_t:1;
  3534. vuint32_t WSEL_CH82:3;
  3535. vuint32_t:1;
  3536. vuint32_t WSEL_CH81:3;
  3537. vuint32_t:1;
  3538. vuint32_t WSEL_CH80:3;
  3539. } B;
  3540. } CWSELR10;
  3541. union { /* ADC0 Channel Watchdog Select 11 (Base+0x02DC)*/
  3542. vuint32_t R; /* (external mux'd channels) */
  3543. struct {
  3544. vuint32_t:1;
  3545. vuint32_t WSEL_CH95:3;
  3546. vuint32_t:1;
  3547. vuint32_t WSEL_CH94:3;
  3548. vuint32_t:1;
  3549. vuint32_t WSEL_CH93:3;
  3550. vuint32_t:1;
  3551. vuint32_t WSEL_CH92:3;
  3552. vuint32_t:1;
  3553. vuint32_t WSEL_CH91:3;
  3554. vuint32_t:1;
  3555. vuint32_t WSEL_CH90:3;
  3556. vuint32_t:1;
  3557. vuint32_t WSEL_CH89:3;
  3558. vuint32_t:1;
  3559. vuint32_t WSEL_CH88:3;
  3560. } B;
  3561. } CWSELR11;
  3562. union { /* ADC0 Channel Watchdog Enable0 (Base++0x02E0) */
  3563. vuint32_t R; /* (precision channels) */
  3564. struct {
  3565. vuint32_t :16;
  3566. vuint32_t CWEN15:1;
  3567. vuint32_t CWEN14:1;
  3568. vuint32_t CWEN13:1;
  3569. vuint32_t CWEN12:1;
  3570. vuint32_t CWEN11:1;
  3571. vuint32_t CWEN10:1;
  3572. vuint32_t CWEN9:1;
  3573. vuint32_t CWEN8:1;
  3574. vuint32_t CWEN7:1;
  3575. vuint32_t CWEN6:1;
  3576. vuint32_t CWEN5:1;
  3577. vuint32_t CWEN4:1;
  3578. vuint32_t CWEN3:1;
  3579. vuint32_t CWEN2:1;
  3580. vuint32_t CWEN1:1;
  3581. vuint32_t CWEN0:1;
  3582. } B;
  3583. } CWENR0;
  3584. union { /* ADC0 Channel Watchdog Enable1 (Base++0x02E4) */
  3585. vuint32_t R; /* (standard channels) */
  3586. struct {
  3587. vuint32_t CWEN63:1;
  3588. vuint32_t CWEN62:1;
  3589. vuint32_t CWEN61:1;
  3590. vuint32_t CWEN60:1;
  3591. vuint32_t CWEN59:1;
  3592. vuint32_t CWEN58:1;
  3593. vuint32_t CWEN57:1;
  3594. vuint32_t CWEN56:1;
  3595. vuint32_t CWEN55:1;
  3596. vuint32_t CWEN54:1;
  3597. vuint32_t CWEN53:1;
  3598. vuint32_t CWEN52:1;
  3599. vuint32_t CWEN51:1;
  3600. vuint32_t CWEN50:1;
  3601. vuint32_t CWEN49:1;
  3602. vuint32_t CWEN48:1;
  3603. vuint32_t CWEN47:1;
  3604. vuint32_t CWEN46:1;
  3605. vuint32_t CWEN45:1;
  3606. vuint32_t CWEN44:1;
  3607. vuint32_t CWEN43:1;
  3608. vuint32_t CWEN42:1;
  3609. vuint32_t CWEN41:1;
  3610. vuint32_t CWEN40:1;
  3611. vuint32_t CWEN39:1;
  3612. vuint32_t CWEN38:1;
  3613. vuint32_t CWEN37:1;
  3614. vuint32_t CWEN36:1;
  3615. vuint32_t CWEN35:1;
  3616. vuint32_t CWEN34:1;
  3617. vuint32_t CWEN33:1;
  3618. vuint32_t CWEN32:1;
  3619. } B;
  3620. } CWENR1;
  3621. union { /* ADC0 Channel Watchdog Enable2 (Base++0x02E8) */
  3622. vuint32_t R; /* (external mux'd channels) */
  3623. struct {
  3624. vuint32_t CWEN95:1;
  3625. vuint32_t CWEN94:1;
  3626. vuint32_t CWEN93:1;
  3627. vuint32_t CWEN92:1;
  3628. vuint32_t CWEN91:1;
  3629. vuint32_t CWEN90:1;
  3630. vuint32_t CWEN89:1;
  3631. vuint32_t CWEN88:1;
  3632. vuint32_t CWEN87:1;
  3633. vuint32_t CWEN86:1;
  3634. vuint32_t CWEN85:1;
  3635. vuint32_t CWEN84:1;
  3636. vuint32_t CWEN83:1;
  3637. vuint32_t CWEN82:1;
  3638. vuint32_t CWEN81:1;
  3639. vuint32_t CWEN80:1;
  3640. vuint32_t CWEN79:1;
  3641. vuint32_t CWEN78:1;
  3642. vuint32_t CWEN77:1;
  3643. vuint32_t CWEN76:1;
  3644. vuint32_t CWEN75:1;
  3645. vuint32_t CWEN74:1;
  3646. vuint32_t CWEN73:1;
  3647. vuint32_t CWEN72:1;
  3648. vuint32_t CWEN71:1;
  3649. vuint32_t CWEN70:1;
  3650. vuint32_t CWEN69:1;
  3651. vuint32_t CWEN68:1;
  3652. vuint32_t CWEN67:1;
  3653. vuint32_t CWEN66:1;
  3654. vuint32_t CWEN65:1;
  3655. vuint32_t CWEN64:1;
  3656. } B;
  3657. } CWENR2;
  3658. vuint8_t ADC0_reserved12[4]; /* Reserved 4 bytes (Base+0x02EC-0x02EF) */
  3659. union { /* ADC0 Watchdog out of range 0 (Base+0x02F0) */
  3660. vuint32_t R;
  3661. struct {
  3662. vuint32_t :16;
  3663. vuint32_t AWOR_CH15:1;
  3664. vuint32_t AWOR_CH14:1;
  3665. vuint32_t AWOR_CH13:1;
  3666. vuint32_t AWOR_CH12:1;
  3667. vuint32_t AWOR_CH11:1;
  3668. vuint32_t AWOR_CH10:1;
  3669. vuint32_t AWOR_CH9:1;
  3670. vuint32_t AWOR_CH8:1;
  3671. vuint32_t AWOR_CH7:1;
  3672. vuint32_t AWOR_CH6:1;
  3673. vuint32_t AWOR_CH5:1;
  3674. vuint32_t AWOR_CH4:1;
  3675. vuint32_t AWOR_CH3:1;
  3676. vuint32_t AWOR_CH2:1;
  3677. vuint32_t AWOR_CH1:1;
  3678. vuint32_t AWOR_CH0:1;
  3679. } B;
  3680. } AWORR0;
  3681. union { /* ADC0 Watchdog out of range 1 (Base+0x02F4) */
  3682. vuint32_t R;
  3683. struct {
  3684. vuint32_t AWORR_CH63:1;
  3685. vuint32_t AWORR_CH62:1;
  3686. vuint32_t AWORR_CH61:1;
  3687. vuint32_t AWOR_CH60:1;
  3688. vuint32_t AWOR_CH59:1;
  3689. vuint32_t AWOR_CH58:1;
  3690. vuint32_t AWOR_CH57:1;
  3691. vuint32_t AWOR_CH56:1;
  3692. vuint32_t AWOR_CH55:1;
  3693. vuint32_t AWOR_CH54:1;
  3694. vuint32_t AWOR_CH53:1;
  3695. vuint32_t AWOR_CH52:1;
  3696. vuint32_t AWOR_CH51:1;
  3697. vuint32_t AWOR_CH50:1;
  3698. vuint32_t AWOR_CH49:1;
  3699. vuint32_t AWOR_CH48:1;
  3700. vuint32_t AWOR_CH47:1;
  3701. vuint32_t AWOR_CH46:1;
  3702. vuint32_t AWOR_CH45:1;
  3703. vuint32_t AWOR_CH44:1;
  3704. vuint32_t AWOR_CH43:1;
  3705. vuint32_t AWOR_CH42:1;
  3706. vuint32_t AWOR_CH41:1;
  3707. vuint32_t AWOR_CH40:1;
  3708. vuint32_t AWOR_CH39:1;
  3709. vuint32_t AWOR_CH38:1;
  3710. vuint32_t AWOR_CH37:1;
  3711. vuint32_t AWOR_CH36:1;
  3712. vuint32_t AWOR_CH35:1;
  3713. vuint32_t AWOR_CH34:1;
  3714. vuint32_t AWOR_CH33:1;
  3715. vuint32_t AWOR_CH32:1;
  3716. } B;
  3717. } AWORR1;
  3718. union { /* ADC0 Watchdog out of range 2 (Base+0x02F8) */
  3719. vuint32_t R;
  3720. struct {
  3721. vuint32_t AWOR_CH95:1;
  3722. vuint32_t AWOR_CH94:1;
  3723. vuint32_t AWOR_CH93:1;
  3724. vuint32_t AWOR_CH92:1;
  3725. vuint32_t AWOR_CH91:1;
  3726. vuint32_t AWOR_CH90:1;
  3727. vuint32_t AWOR_CH89:1;
  3728. vuint32_t AWOR_CH88:1;
  3729. vuint32_t AWOR_CH87:1;
  3730. vuint32_t AWOR_CH86:1;
  3731. vuint32_t AWOR_CH85:1;
  3732. vuint32_t AWOR_CH84:1;
  3733. vuint32_t AWOR_CH83:1;
  3734. vuint32_t AWOR_CH82:1;
  3735. vuint32_t AWOR_CH81:1;
  3736. vuint32_t AWOR_CH80:1;
  3737. vuint32_t AWOR_CH79:1;
  3738. vuint32_t AWOR_CH78:1;
  3739. vuint32_t AWOR_CH77:1;
  3740. vuint32_t AWOR_CH76:1;
  3741. vuint32_t AWOR_CH75:1;
  3742. vuint32_t AWOR_CH74:1;
  3743. vuint32_t AWOR_CH73:1;
  3744. vuint32_t AWOR_CH72:1;
  3745. vuint32_t AWOR_CH71:1;
  3746. vuint32_t AWOR_CH70:1;
  3747. vuint32_t AWOR_CH69:1;
  3748. vuint32_t AWOR_CH68:1;
  3749. vuint32_t AWOR_CH67:1;
  3750. vuint32_t AWOR_CH66:1;
  3751. vuint32_t AWOR_CH65:1;
  3752. vuint32_t AWOR_CH64:1;
  3753. } B;
  3754. } AWORR2;
  3755. vuint8_t ADC0_reserved13[4]; /* Reserved 4 bytes (Base+0x02FC-0x02FF) */
  3756. }; /* end of ADC0_tag */
  3757. /****************************************************************************/
  3758. /* MODULE : ADC1 (12 Bit) */
  3759. /* CH[0..15], CH[32..44] */
  3760. /****************************************************************************/
  3761. struct ADC1_tag {
  3762. union { /* ADC1 Main Configuration (Base+0x0000) */
  3763. vuint32_t R;
  3764. struct {
  3765. vuint32_t OWREN:1;
  3766. vuint32_t WLSIDE:1;
  3767. vuint32_t MODE:1;
  3768. vuint32_t:4;
  3769. vuint32_t NSTART:1;
  3770. vuint32_t:1;
  3771. vuint32_t JTRGEN:1;
  3772. vuint32_t JEDGE:1;
  3773. vuint32_t JSTART:1;
  3774. vuint32_t:2;
  3775. vuint32_t CTUEN:1;
  3776. vuint32_t:9;
  3777. vuint32_t ABORT_CHAIN:1;
  3778. vuint32_t ABORT:1;
  3779. vuint32_t ACKO:1;
  3780. vuint32_t:4;
  3781. vuint32_t PWDN:1;
  3782. } B;
  3783. } MCR;
  3784. union { /* ADC1 Main Status (Base+0x0004) */
  3785. vuint32_t R;
  3786. struct {
  3787. vuint32_t:7;
  3788. vuint32_t NSTART:1;
  3789. vuint32_t JABORT:1;
  3790. vuint32_t:2;
  3791. vuint32_t JSTART:1;
  3792. vuint32_t:3;
  3793. vuint32_t CTUSTART:1;
  3794. vuint32_t CHADDR:7;
  3795. vuint32_t:3;
  3796. vuint32_t ACKO:1;
  3797. vuint32_t:2;
  3798. vuint32_t ADCSTATUS:3;
  3799. } B;
  3800. } MSR;
  3801. vuint8_t ADC1_reserved0[8]; /* Reserved 8 bytes (Base+0x0008-0x000F) */
  3802. union { /* ADC1 Interrupt Status (Base+0x0010) */
  3803. vuint32_t R;
  3804. struct {
  3805. vuint32_t:27;
  3806. vuint32_t EOCTU:1;
  3807. vuint32_t JEOC:1;
  3808. vuint32_t JECH:1;
  3809. vuint32_t EOC:1;
  3810. vuint32_t ECH:1;
  3811. } B;
  3812. } ISR;
  3813. union { /* ADC1 Channel Pending 0 (Base+0x0014) */
  3814. vuint32_t R; /* (For precision channels) */
  3815. struct {
  3816. vuint32_t :16;
  3817. vuint32_t EOC_CH15:1;
  3818. vuint32_t EOC_CH14:1;
  3819. vuint32_t EOC_CH13:1;
  3820. vuint32_t EOC_CH12:1;
  3821. vuint32_t EOC_CH11:1;
  3822. vuint32_t EOC_CH10:1;
  3823. vuint32_t EOC_CH9:1;
  3824. vuint32_t EOC_CH8:1;
  3825. vuint32_t EOC_CH7:1;
  3826. vuint32_t EOC_CH6:1;
  3827. vuint32_t EOC_CH5:1;
  3828. vuint32_t EOC_CH4:1;
  3829. vuint32_t EOC_CH3:1;
  3830. vuint32_t EOC_CH2:1;
  3831. vuint32_t EOC_CH1:1;
  3832. vuint32_t EOC_CH0:1;
  3833. } B;
  3834. } CE0CFR0;
  3835. union { /* ADC1 Channel Pending 1 (Base+0x0018) */
  3836. vuint32_t R; /* (For standard Channels) */
  3837. struct {
  3838. vuint32_t:19;
  3839. vuint32_t EOC_CH44:1;
  3840. vuint32_t EOC_CH43:1;
  3841. vuint32_t EOC_CH42:1;
  3842. vuint32_t EOC_CH41:1;
  3843. vuint32_t EOC_CH40:1;
  3844. vuint32_t EOC_CH39:1;
  3845. vuint32_t EOC_CH38:1;
  3846. vuint32_t EOC_CH37:1;
  3847. vuint32_t EOC_CH36:1;
  3848. vuint32_t EOC_CH35:1;
  3849. vuint32_t EOC_CH34:1;
  3850. vuint32_t EOC_CH33:1;
  3851. vuint32_t EOC_CH32:1;
  3852. } B;
  3853. } CE0CFR1;
  3854. vuint8_t ADC1_reserved1[4]; /* Reserved 4 bytes (Base+0x001C-0x001F) */
  3855. union { /* ADC1 Interrupt Mask (Base+0020) */
  3856. vuint32_t R;
  3857. struct {
  3858. vuint32_t:27;
  3859. vuint32_t MSKEOCTU:1;
  3860. vuint32_t MSKJEOC:1;
  3861. vuint32_t MSKJECH:1;
  3862. vuint32_t MSKEOC:1;
  3863. vuint32_t MSKECH:1;
  3864. } B;
  3865. } IMR;
  3866. union { /* ADC1 Channel Interrupt Mask 0 (Base+0x0024) */
  3867. vuint32_t R; /* (For Precision Channels) */
  3868. struct {
  3869. vuint32_t:16;
  3870. vuint32_t CIM15:1;
  3871. vuint32_t CIM14:1;
  3872. vuint32_t CIM13:1;
  3873. vuint32_t CIM12:1;
  3874. vuint32_t CIM11:1;
  3875. vuint32_t CIM10:1;
  3876. vuint32_t CIM9:1;
  3877. vuint32_t CIM8:1;
  3878. vuint32_t CIM7:1;
  3879. vuint32_t CIM6:1;
  3880. vuint32_t CIM5:1;
  3881. vuint32_t CIM4:1;
  3882. vuint32_t CIM3:1;
  3883. vuint32_t CIM2:1;
  3884. vuint32_t CIM1:1;
  3885. vuint32_t CIM0:1;
  3886. } B;
  3887. } CIMR0;
  3888. union { /* ADC1 Channel Interrupt Mask 1 (+0x0028) */
  3889. vuint32_t R; /* (For Standard Channels) */
  3890. struct {
  3891. vuint32_t:19;
  3892. vuint32_t CIM44:1;
  3893. vuint32_t CIM43:1;
  3894. vuint32_t CIM42:1;
  3895. vuint32_t CIM41:1;
  3896. vuint32_t CIM40:1;
  3897. vuint32_t CIM39:1;
  3898. vuint32_t CIM38:1;
  3899. vuint32_t CIM37:1;
  3900. vuint32_t CIM36:1;
  3901. vuint32_t CIM35:1;
  3902. vuint32_t CIM34:1;
  3903. vuint32_t CIM33:1;
  3904. vuint32_t CIM32:1;
  3905. } B;
  3906. } CIMR1;
  3907. vuint8_t ADC1_reserved2[4]; /* Reserved 4 bytes (Base+0x002C-0x002F) */
  3908. union { /* ADC1 Watchdog Threshold Interrupt Status (+0x0030)*/
  3909. vuint32_t R;
  3910. struct {
  3911. vuint32_t:26;
  3912. vuint32_t WDG2H:1;
  3913. vuint32_t WDG2L:1;
  3914. vuint32_t WDG1H:1;
  3915. vuint32_t WDG1L:1;
  3916. vuint32_t WDG0H:1;
  3917. vuint32_t WDG0L:1;
  3918. } B;
  3919. } WTISR;
  3920. union { /* ADC1 Watchdog Threshold Interrupt Mask (+0x0034) */
  3921. vuint32_t R;
  3922. struct {
  3923. vuint32_t:26;
  3924. vuint32_t MSKWDG2H:1;
  3925. vuint32_t MSKWDG2L:1;
  3926. vuint32_t MSKWDG1H:1;
  3927. vuint32_t MSKWDG1L:1;
  3928. vuint32_t MSKWDG0H:1;
  3929. vuint32_t MSKWDG0L:1;
  3930. } B;
  3931. } WTIMR;
  3932. vuint8_t ADC1_reserved3[8]; /* Reserved 8 bytes (Base+0x0038-0x003F) */
  3933. union { /* ADC1 DMA Enable (Base+0x0040) */
  3934. vuint32_t R;
  3935. struct {
  3936. vuint32_t:30;
  3937. vuint32_t DCLR:1;
  3938. vuint32_t DMAEN:1;
  3939. } B;
  3940. } DMAE;
  3941. union { /* ADC1 DMA Channel Select 0 (Base+0x0044) */
  3942. vuint32_t R; /* (for precision channels) */
  3943. struct {
  3944. vuint32_t:16;
  3945. vuint32_t DMA15:1;
  3946. vuint32_t DMA14:1;
  3947. vuint32_t DMA13:1;
  3948. vuint32_t DMA12:1;
  3949. vuint32_t DMA11:1;
  3950. vuint32_t DMA10:1;
  3951. vuint32_t DMA9:1;
  3952. vuint32_t DMA8:1;
  3953. vuint32_t DMA7:1;
  3954. vuint32_t DMA6:1;
  3955. vuint32_t DMA5:1;
  3956. vuint32_t DMA4:1;
  3957. vuint32_t DMA3:1;
  3958. vuint32_t DMA2:1;
  3959. vuint32_t DMA1:1;
  3960. vuint32_t DMA0:1;
  3961. } B;
  3962. } DMAR0;
  3963. union { /* ADC1 DMA Channel Select 1 (Base+0x0048) */
  3964. vuint32_t R; /* (for standard channels) */
  3965. struct {
  3966. vuint32_t:19;
  3967. vuint32_t DMA44:1;
  3968. vuint32_t DMA43:1;
  3969. vuint32_t DMA42:1;
  3970. vuint32_t DMA41:1;
  3971. vuint32_t DMA40:1;
  3972. vuint32_t DMA39:1;
  3973. vuint32_t DMA38:1;
  3974. vuint32_t DMA37:1;
  3975. vuint32_t DMA36:1;
  3976. vuint32_t DMA35:1;
  3977. vuint32_t DMA34:1;
  3978. vuint32_t DMA33:1;
  3979. vuint32_t DMA32:1;
  3980. } B;
  3981. } DMAR1;
  3982. vuint8_t ADC1_reserved4[20]; /* Reserved 20 bytes (Base+0x004C-0x005F) */
  3983. /* Note the threshold registers are not implemented as an array for */
  3984. /* concistency with ADC0 header section */
  3985. union { /* ADC1 Threshold 0 (Base+0x0060) */
  3986. vuint32_t R;
  3987. struct {
  3988. vuint32_t:4;
  3989. vuint32_t THRH:12;
  3990. vuint32_t:4;
  3991. vuint32_t THRL:12;
  3992. } B;
  3993. } THRHLR0;
  3994. union { /* ADC1 Threshold 1 (Base+0x0064) */
  3995. vuint32_t R;
  3996. struct {
  3997. vuint32_t:4;
  3998. vuint32_t THRH:12;
  3999. vuint32_t:4;
  4000. vuint32_t THRL:12;
  4001. } B;
  4002. } THRHLR1;
  4003. union { /* ADC1 Threshold 2 (Base+0x0068) */
  4004. vuint32_t R;
  4005. struct {
  4006. vuint32_t:4;
  4007. vuint32_t THRH:12;
  4008. vuint32_t:4;
  4009. vuint32_t THRL:12;
  4010. } B;
  4011. } THRHLR2;
  4012. vuint8_t ADC1_reserved5[20]; /* Reserved 20 bytes (Base+0x006C-0x007F) */
  4013. union { /* ADC1 Presampling Control (Base+0x0080) */
  4014. vuint32_t R;
  4015. struct {
  4016. vuint32_t:25;
  4017. vuint32_t PREVAL2:2;
  4018. vuint32_t PREVAL1:2;
  4019. vuint32_t PREVAL0:2;
  4020. vuint32_t PRECONV:1;
  4021. } B;
  4022. } PSCR;
  4023. union { /* ADC1 Presampling 0 (Base+0x0084) */
  4024. vuint32_t R; /* (precision channels) */
  4025. struct {
  4026. vuint32_t:16;
  4027. vuint32_t PRES15:1;
  4028. vuint32_t PRES14:1;
  4029. vuint32_t PRES13:1;
  4030. vuint32_t PRES12:1;
  4031. vuint32_t PRES11:1;
  4032. vuint32_t PRES10:1;
  4033. vuint32_t PRES9:1;
  4034. vuint32_t PRES8:1;
  4035. vuint32_t PRES7:1;
  4036. vuint32_t PRES6:1;
  4037. vuint32_t PRES5:1;
  4038. vuint32_t PRES4:1;
  4039. vuint32_t PRES3:1;
  4040. vuint32_t PRES2:1;
  4041. vuint32_t PRES1:1;
  4042. vuint32_t PRES0:1;
  4043. } B;
  4044. } PSR0;
  4045. union { /* ADC1 Presampling 1 (Base+0x0088) */
  4046. vuint32_t R; /* (standard channels) */
  4047. struct {
  4048. vuint32_t:19;
  4049. vuint32_t PRES44:1;
  4050. vuint32_t PRES43:1;
  4051. vuint32_t PRES42:1;
  4052. vuint32_t PRES41:1;
  4053. vuint32_t PRES40:1;
  4054. vuint32_t PRES39:1;
  4055. vuint32_t PRES38:1;
  4056. vuint32_t PRES37:1;
  4057. vuint32_t PRES36:1;
  4058. vuint32_t PRES35:1;
  4059. vuint32_t PRES34:1;
  4060. vuint32_t PRES33:1;
  4061. vuint32_t PRES32:1;
  4062. } B;
  4063. } PSR1;
  4064. vuint8_t ADC1_reserved6[8]; /* Reserved 8 bytes (Base+0x008C-0x0093) */
  4065. /* Note the following CTR registers are NOT implemented as an array to */
  4066. /* try and maintain some concistency through the header file */
  4067. /* (The registers are however identical) */
  4068. union { /* ADC1 Conversion Timing 0 (Base+0x0094) */
  4069. vuint32_t R; /* (precision channels) */
  4070. struct {
  4071. vuint32_t:16;
  4072. vuint32_t INPLATCH:1;
  4073. vuint32_t:1;
  4074. vuint32_t OFFSHIFT:2;
  4075. vuint32_t:1;
  4076. vuint32_t INPCMP:2;
  4077. vuint32_t:1;
  4078. vuint32_t INPSAMP:8;
  4079. } B;
  4080. } CTR0;
  4081. union { /* ADC1 Conversion Timing 1 (Base+0x0098) */
  4082. vuint32_t R; /* (standard channels) */
  4083. struct {
  4084. vuint32_t:16;
  4085. vuint32_t INPLATCH:1;
  4086. vuint32_t:1;
  4087. vuint32_t OFFSHIFT:2;
  4088. vuint32_t:1;
  4089. vuint32_t INPCMP:2;
  4090. vuint32_t:1;
  4091. vuint32_t INPSAMP:8;
  4092. } B;
  4093. } CTR1;
  4094. vuint8_t ADC1_reserved7[8]; /* Reserved 8 bytes (Base+0x009C-0x00A3) */
  4095. union { /* ADC1 Normal Conversion Mask 0 (Base+0x00A4) */
  4096. vuint32_t R; /* (precision channels) */
  4097. struct {
  4098. vuint32_t :16;
  4099. vuint32_t CH15:1;
  4100. vuint32_t CH14:1;
  4101. vuint32_t CH13:1;
  4102. vuint32_t CH12:1;
  4103. vuint32_t CH11:1;
  4104. vuint32_t CH10:1;
  4105. vuint32_t CH9:1;
  4106. vuint32_t CH8:1;
  4107. vuint32_t CH7:1;
  4108. vuint32_t CH6:1;
  4109. vuint32_t CH5:1;
  4110. vuint32_t CH4:1;
  4111. vuint32_t CH3:1;
  4112. vuint32_t CH2:1;
  4113. vuint32_t CH1:1;
  4114. vuint32_t CH0:1;
  4115. } B;
  4116. } NCMR0;
  4117. union { /* ADC1 Normal Conversion Mask 1 (Base+0x00A8) */
  4118. vuint32_t R; /* (standard channels) */
  4119. struct {
  4120. vuint32_t:19;
  4121. vuint32_t CH44:1;
  4122. vuint32_t CH43:1;
  4123. vuint32_t CH42:1;
  4124. vuint32_t CH41:1;
  4125. vuint32_t CH40:1;
  4126. vuint32_t CH39:1;
  4127. vuint32_t CH38:1;
  4128. vuint32_t CH37:1;
  4129. vuint32_t CH36:1;
  4130. vuint32_t CH35:1;
  4131. vuint32_t CH34:1;
  4132. vuint32_t CH33:1;
  4133. vuint32_t CH32:1;
  4134. } B;
  4135. } NCMR1;
  4136. vuint8_t ADC1_reserved8[8]; /* Reserved 8 bytes (Base+0x00AC-0x00B3) */
  4137. union { /* ADC1 Injected Conversion Mask0 (Base+0x00B4) */
  4138. vuint32_t R; /* (precision channels) */
  4139. struct {
  4140. vuint32_t :16;
  4141. vuint32_t CH15:1;
  4142. vuint32_t CH14:1;
  4143. vuint32_t CH13:1;
  4144. vuint32_t CH12:1;
  4145. vuint32_t CH11:1;
  4146. vuint32_t CH10:1;
  4147. vuint32_t CH9:1;
  4148. vuint32_t CH8:1;
  4149. vuint32_t CH7:1;
  4150. vuint32_t CH6:1;
  4151. vuint32_t CH5:1;
  4152. vuint32_t CH4:1;
  4153. vuint32_t CH3:1;
  4154. vuint32_t CH2:1;
  4155. vuint32_t CH1:1;
  4156. vuint32_t CH0:1;
  4157. } B;
  4158. } JCMR0;
  4159. union { /* ADC1 Injected Conversion Mask1 (Base+0x00B8) */
  4160. vuint32_t R; /* (standard channels) */
  4161. struct {
  4162. vuint32_t :19;
  4163. vuint32_t CH44:1;
  4164. vuint32_t CH43:1;
  4165. vuint32_t CH42:1;
  4166. vuint32_t CH41:1;
  4167. vuint32_t CH40:1;
  4168. vuint32_t CH39:1;
  4169. vuint32_t CH38:1;
  4170. vuint32_t CH37:1;
  4171. vuint32_t CH36:1;
  4172. vuint32_t CH35:1;
  4173. vuint32_t CH34:1;
  4174. vuint32_t CH33:1;
  4175. vuint32_t CH32:1;
  4176. } B;
  4177. } JCMR1;
  4178. vuint8_t ADC1_reserved9[68]; /* Reserved 68 bytes (Base+0x00BC-0x00FF) */
  4179. union { /* ADC1 Channel 0-44 Data (Base+0x0100-0x01B0) */
  4180. vuint32_t R; /* Note CDR[16..31] are reserved */
  4181. struct {
  4182. vuint32_t:12;
  4183. vuint32_t VALID:1;
  4184. vuint32_t OVERW:1;
  4185. vuint32_t RESULT:2;
  4186. vuint32_t:4;
  4187. vuint32_t CDATA:12;
  4188. } B;
  4189. } CDR[45];
  4190. vuint8_t ADC1_reserved10[252]; /* Reserved 252 bytes (Base+0x01B4-0x002AF) */
  4191. union { /* ADC1 Channel Watchdog Select 0 (Base+0x02B0) */
  4192. vuint32_t R; /* (precision channels) */
  4193. struct {
  4194. vuint32_t:2;
  4195. vuint32_t WSEL_CH7:2;
  4196. vuint32_t:2;
  4197. vuint32_t WSEL_CH6:2;
  4198. vuint32_t:2;
  4199. vuint32_t WSEL_CH5:2;
  4200. vuint32_t:2;
  4201. vuint32_t WSEL_CH4:2;
  4202. vuint32_t:2;
  4203. vuint32_t WSEL_CH3:2;
  4204. vuint32_t:2;
  4205. vuint32_t WSEL_CH2:2;
  4206. vuint32_t:2;
  4207. vuint32_t WSEL_CH1:2;
  4208. vuint32_t:2;
  4209. vuint32_t WSEL_CH0:2;
  4210. } B;
  4211. } CWSELR0;
  4212. union { /* ADC1 Channel Watchdog Select 1 (Base+0x02B4) */
  4213. vuint32_t R; /* (precision channels) */
  4214. struct {
  4215. vuint32_t:2;
  4216. vuint32_t WSEL_CH15:2;
  4217. vuint32_t:2;
  4218. vuint32_t WSEL_CH14:2;
  4219. vuint32_t:2;
  4220. vuint32_t WSEL_CH13:2;
  4221. vuint32_t:2;
  4222. vuint32_t WSEL_CH12:2;
  4223. vuint32_t:2;
  4224. vuint32_t WSEL_CH11:2;
  4225. vuint32_t:2;
  4226. vuint32_t WSEL_CH10:2;
  4227. vuint32_t:2;
  4228. vuint32_t WSEL_CH9:2;
  4229. vuint32_t:2;
  4230. vuint32_t WSEL_CH8:2;
  4231. } B;
  4232. } CWSELR1;
  4233. vuint8_t ADC1_reserved11[8]; /* Reserved 8 bytes (Base+0x02B8-0x02BF) */
  4234. union { /* ADC1 Channel Watchdog Select 4 (Base+0x02C0) */
  4235. vuint32_t R; /* (standard channels) */
  4236. struct {
  4237. vuint32_t:2;
  4238. vuint32_t WSEL_CH39:2;
  4239. vuint32_t:2;
  4240. vuint32_t WSEL_CH38:2;
  4241. vuint32_t:2;
  4242. vuint32_t WSEL_CH37:2;
  4243. vuint32_t:2;
  4244. vuint32_t WSEL_CH36:2;
  4245. vuint32_t:2;
  4246. vuint32_t WSEL_CH35:2;
  4247. vuint32_t:2;
  4248. vuint32_t WSEL_CH34:2;
  4249. vuint32_t:2;
  4250. vuint32_t WSEL_CH33:2;
  4251. vuint32_t:2;
  4252. vuint32_t WSEL_CH32:2;
  4253. } B;
  4254. } CWSELR4;
  4255. union { /* ADC1 Channel Watchdog Select 5 (Base+0x02C4) */
  4256. vuint32_t R; /* (standard channels) */
  4257. struct {
  4258. vuint32_t:14;
  4259. vuint32_t WSEL_CH44:2;
  4260. vuint32_t:2;
  4261. vuint32_t WSEL_CH43:2;
  4262. vuint32_t:2;
  4263. vuint32_t WSEL_CH42:2;
  4264. vuint32_t:2;
  4265. vuint32_t WSEL_CH41:2;
  4266. vuint32_t:2;
  4267. vuint32_t WSEL_CH40:2;
  4268. } B;
  4269. } CWSELR5;
  4270. vuint8_t ADC1_reserved12[24]; /* Reserved 24 bytes (Base+0x02C8-0x02DF) */
  4271. union { /* ADC1 Channel Watchdog Enable0 (Base++0x02E0) */
  4272. vuint32_t R; /* (precision channels) */
  4273. struct {
  4274. vuint32_t :16;
  4275. vuint32_t CWEN15:1;
  4276. vuint32_t CWEN14:1;
  4277. vuint32_t CWEN13:1;
  4278. vuint32_t CWEN12:1;
  4279. vuint32_t CWEN11:1;
  4280. vuint32_t CWEN10:1;
  4281. vuint32_t CWEN9:1;
  4282. vuint32_t CWEN8:1;
  4283. vuint32_t CWEN7:1;
  4284. vuint32_t CWEN6:1;
  4285. vuint32_t CWEN5:1;
  4286. vuint32_t CWEN4:1;
  4287. vuint32_t CWEN3:1;
  4288. vuint32_t CWEN2:1;
  4289. vuint32_t CWEN1:1;
  4290. vuint32_t CWEN0:1;
  4291. } B;
  4292. } CWENR0;
  4293. union { /* ADC1 Channel Watchdog Enable1 (Base++0x02E4) */
  4294. vuint32_t R; /* (standard channels) */
  4295. struct {
  4296. vuint32_t :19;
  4297. vuint32_t CWEN44:1;
  4298. vuint32_t CWEN43:1;
  4299. vuint32_t CWEN42:1;
  4300. vuint32_t CWEN41:1;
  4301. vuint32_t CWEN40:1;
  4302. vuint32_t CWEN39:1;
  4303. vuint32_t CWEN38:1;
  4304. vuint32_t CWEN37:1;
  4305. vuint32_t CWEN36:1;
  4306. vuint32_t CWEN35:1;
  4307. vuint32_t CWEN34:1;
  4308. vuint32_t CWEN33:1;
  4309. vuint32_t CWEN32:1;
  4310. } B;
  4311. } CWENR1;
  4312. vuint8_t ADC1_reserved13[8]; /* Reserved 8 bytes (Base+0x02E8-0x02EF) */
  4313. union { /* ADC1 Watchdog out of range 0 (Base+0x02F0) */
  4314. vuint32_t R;
  4315. struct {
  4316. vuint32_t :16;
  4317. vuint32_t AWOR_CH15:1;
  4318. vuint32_t AWOR_CH14:1;
  4319. vuint32_t AWOR_CH13:1;
  4320. vuint32_t AWOR_CH12:1;
  4321. vuint32_t AWOR_CH11:1;
  4322. vuint32_t AWOR_CH10:1;
  4323. vuint32_t AWOR_CH9:1;
  4324. vuint32_t AWOR_CH8:1;
  4325. vuint32_t AWOR_CH7:1;
  4326. vuint32_t AWOR_CH6:1;
  4327. vuint32_t AWOR_CH5:1;
  4328. vuint32_t AWOR_CH4:1;
  4329. vuint32_t AWOR_CH3:1;
  4330. vuint32_t AWOR_CH2:1;
  4331. vuint32_t AWOR_CH1:1;
  4332. vuint32_t AWOR_CH0:1;
  4333. } B;
  4334. } AWORR0;
  4335. union { /* ADC1 Watchdog out of range 1 (Base+0x02F4) */
  4336. vuint32_t R;
  4337. struct {
  4338. vuint32_t :19;
  4339. vuint32_t AWOR_CH44:1;
  4340. vuint32_t AWOR_CH43:1;
  4341. vuint32_t AWOR_CH42:1;
  4342. vuint32_t AWOR_CH41:1;
  4343. vuint32_t AWOR_CH40:1;
  4344. vuint32_t AWOR_CH39:1;
  4345. vuint32_t AWOR_CH38:1;
  4346. vuint32_t AWOR_CH37:1;
  4347. vuint32_t AWOR_CH36:1;
  4348. vuint32_t AWOR_CH35:1;
  4349. vuint32_t AWOR_CH34:1;
  4350. vuint32_t AWOR_CH33:1;
  4351. vuint32_t AWOR_CH32:1;
  4352. } B;
  4353. } AWORR1;
  4354. vuint8_t ADC1_reserved14[8]; /* Reserved 8 bytes (Base+0x02F8-0x02FF) */
  4355. }; /* end of ADC1_tag */
  4356. /****************************************************************************/
  4357. /* MODULE : I2C */
  4358. /****************************************************************************/
  4359. struct I2C_tag{
  4360. union { /* I2C Bus Address (Base+0x0000) */
  4361. vuint8_t R;
  4362. struct {
  4363. vuint8_t ADR:7;
  4364. vuint8_t :1;
  4365. } B;
  4366. } IBAD;
  4367. union { /* I2C Bus Frequency Divider (Base+0x0001) */
  4368. vuint8_t R;
  4369. struct {
  4370. vuint8_t IBC:8;
  4371. } B;
  4372. } IBFD;
  4373. union { /* I2C Bus Control (Base+0x0002) */
  4374. vuint8_t R;
  4375. struct {
  4376. vuint8_t MDIS:1;
  4377. vuint8_t IBIE:1;
  4378. vuint8_t MS:1;
  4379. vuint8_t TX:1;
  4380. vuint8_t NOACK:1;
  4381. vuint8_t RSTA:1;
  4382. vuint8_t DMAEN:1;
  4383. vuint8_t IBDOZE:1;
  4384. } B;
  4385. } IBCR;
  4386. union { /* I2C Bus Status (Base+0x0003) */
  4387. vuint8_t R;
  4388. struct {
  4389. vuint8_t TCF:1;
  4390. vuint8_t IAAS:1;
  4391. vuint8_t IBB:1;
  4392. vuint8_t IBAL:1;
  4393. vuint8_t :1;
  4394. vuint8_t SRW:1;
  4395. vuint8_t IBIF:1;
  4396. vuint8_t RXAK:1;
  4397. } B;
  4398. } IBSR;
  4399. union { /* I2C Bus Data I/O (Base+0x0004) */
  4400. vuint8_t R;
  4401. struct {
  4402. vuint8_t DATA:8;
  4403. } B;
  4404. } IBDR;
  4405. union { /* I2C Interrupt Configuration (Base+0x0005) */
  4406. vuint8_t R;
  4407. struct {
  4408. vuint8_t BIIE:1;
  4409. vuint8_t :7;
  4410. } B;
  4411. } IBIC;
  4412. vuint8_t I2C_reserved0[16378]; /* Reserved 16378 (Base+0x0006-0x3FFF) */
  4413. }; /* end of i2c_tag */
  4414. /****************************************************************************/
  4415. /* MODULE : LINFLEX (Master/Slave with DMA) */
  4416. /****************************************************************************/
  4417. struct LINFLEX_MS_tag {
  4418. union { /* LINFLEX LIN Control 1 (Base+0x0000) */
  4419. vuint32_t R;
  4420. struct {
  4421. vuint32_t :16;
  4422. vuint32_t CCD:1;
  4423. vuint32_t CFD:1;
  4424. vuint32_t LASE:1;
  4425. vuint32_t AWUM:1;
  4426. vuint32_t MBL:4;
  4427. vuint32_t BF:1;
  4428. vuint32_t SFTM:1;
  4429. vuint32_t LBKM:1;
  4430. vuint32_t MME:1;
  4431. vuint32_t SBDT:1;
  4432. vuint32_t RBLM:1;
  4433. vuint32_t SLEEP:1;
  4434. vuint32_t INIT:1;
  4435. } B;
  4436. } LINCR1;
  4437. union { /* LINFLEX LIN Interrupt Enable (Base+0x0004) */
  4438. vuint32_t R;
  4439. struct {
  4440. vuint32_t :16;
  4441. vuint32_t SZIE:1;
  4442. vuint32_t OCIE:1;
  4443. vuint32_t BEIE:1;
  4444. vuint32_t CEIE:1;
  4445. vuint32_t HEIE:1;
  4446. vuint32_t:2;
  4447. vuint32_t FEIE:1;
  4448. vuint32_t BOIE:1;
  4449. vuint32_t LSIE:1;
  4450. vuint32_t WUIE:1;
  4451. vuint32_t DBFIE:1;
  4452. vuint32_t DBEIE:1;
  4453. vuint32_t DRIE:1;
  4454. vuint32_t DTIE:1;
  4455. vuint32_t HRIE:1;
  4456. } B;
  4457. } LINIER;
  4458. union { /* LINFLEX LIN Status (Base+0x0008) */
  4459. vuint32_t R;
  4460. struct {
  4461. vuint32_t :16;
  4462. vuint32_t LINS:4;
  4463. vuint32_t:2;
  4464. vuint32_t RMB:1;
  4465. vuint32_t:1;
  4466. vuint32_t RBSY:1;
  4467. vuint32_t RPS:1;
  4468. vuint32_t WUF:1;
  4469. vuint32_t DBFF:1;
  4470. vuint32_t DBEF:1;
  4471. vuint32_t DRF:1;
  4472. vuint32_t DTF:1;
  4473. vuint32_t HRF:1;
  4474. } B;
  4475. } LINSR;
  4476. union { /* LINFLEX LIN Error Status (Base+0x000C) */
  4477. vuint32_t R;
  4478. struct {
  4479. vuint32_t :16;
  4480. vuint32_t SZF:1;
  4481. vuint32_t OCF:1;
  4482. vuint32_t BEF:1;
  4483. vuint32_t CEF:1;
  4484. vuint32_t SFEF:1;
  4485. vuint32_t BDEF:1;
  4486. vuint32_t IDPEF:1;
  4487. vuint32_t FEF:1;
  4488. vuint32_t BOF:1;
  4489. vuint32_t:6;
  4490. vuint32_t NF:1;
  4491. } B;
  4492. } LINESR;
  4493. union { /* LINFLEX UART Mode Control (Base+0x0010) */
  4494. vuint32_t R;
  4495. struct {
  4496. vuint32_t :16;
  4497. vuint32_t TDFL:3;
  4498. vuint32_t RDFL:3;
  4499. vuint32_t RFBM:1;
  4500. vuint32_t TFBM:1;
  4501. vuint32_t WL1:1;
  4502. vuint32_t PC1:1;
  4503. vuint32_t RXEN:1;
  4504. vuint32_t TXEN:1;
  4505. vuint32_t PC0:1;
  4506. vuint32_t PCE:1;
  4507. vuint32_t WL0:1;
  4508. vuint32_t UART:1;
  4509. } B;
  4510. } UARTCR;
  4511. union { /* LINFLEX UART Mode Status (Base+0x0014) */
  4512. vuint32_t R;
  4513. struct {
  4514. vuint32_t :16;
  4515. vuint32_t SZF:1;
  4516. vuint32_t OCF:1;
  4517. vuint32_t PE:4; /*Can check all 4 RX'd bytes at once with array*/
  4518. vuint32_t RMB:1;
  4519. vuint32_t FEF:1;
  4520. vuint32_t BOF:1;
  4521. vuint32_t RPS:1;
  4522. vuint32_t WUF:1;
  4523. vuint32_t:2;
  4524. vuint32_t DRF:1;
  4525. vuint32_t DTF:1;
  4526. vuint32_t NF:1;
  4527. } B;
  4528. } UARTSR;
  4529. union { /* LINFLEX TimeOut Control Status ((Base+0x0018)*/
  4530. vuint32_t R;
  4531. struct {
  4532. vuint32_t :16;
  4533. vuint32_t:5;
  4534. vuint32_t LTOM:1;
  4535. vuint32_t IOT:1;
  4536. vuint32_t TOCE:1;
  4537. vuint32_t CNT:8;
  4538. } B;
  4539. } LINTCSR;
  4540. union { /* LINFLEX LIN Output Compare (Base+0x001C) */
  4541. vuint32_t R;
  4542. struct {
  4543. vuint32_t :16;
  4544. vuint32_t OC2:8;
  4545. vuint32_t OC1:8;
  4546. } B;
  4547. } LINOCR;
  4548. union { /* LINFLEX LIN Timeout Control (Base+0x0020) */
  4549. vuint32_t R;
  4550. struct {
  4551. vuint32_t :20;
  4552. vuint32_t RTO:4;
  4553. vuint32_t:1;
  4554. vuint32_t HTO:7;
  4555. } B;
  4556. } LINTOCR;
  4557. union { /* LINFLEX LIN Fractional Baud Rate (+0x0024) */
  4558. vuint32_t R;
  4559. struct {
  4560. vuint32_t:28;
  4561. vuint32_t DIV_F:4;
  4562. } B;
  4563. } LINFBRR;
  4564. union { /* LINFLEX LIN Integer Baud Rate (Base+0x0028) */
  4565. vuint32_t R;
  4566. struct {
  4567. vuint32_t:19;
  4568. vuint32_t DIV_M:13;
  4569. } B;
  4570. } LINIBRR;
  4571. union { /* LINFLEX LIN Checksum Field (Base+0x002C) */
  4572. vuint32_t R;
  4573. struct {
  4574. vuint32_t:24;
  4575. vuint32_t CF:8;
  4576. } B;
  4577. } LINCFR;
  4578. union { /* LINFLEX LIN Control 2 (Base+0x0030) */
  4579. vuint32_t R;
  4580. struct {
  4581. vuint32_t:17;
  4582. vuint32_t IOBE:1;
  4583. vuint32_t IOPE:1;
  4584. vuint32_t WURQ:1;
  4585. vuint32_t DDRQ:1;
  4586. vuint32_t DTRQ:1;
  4587. vuint32_t ABRQ:1;
  4588. vuint32_t HTRQ:1;
  4589. vuint32_t:8;
  4590. } B;
  4591. } LINCR2;
  4592. union { /* LINFLEX Buffer Identifier (Base+0x0034) */
  4593. vuint32_t R;
  4594. struct {
  4595. vuint32_t:16;
  4596. vuint32_t DFL:6;
  4597. vuint32_t DIR:1;
  4598. vuint32_t CCS:1;
  4599. vuint32_t:2;
  4600. vuint32_t ID:6;
  4601. } B;
  4602. } BIDR;
  4603. union { /* LINFLEX Buffer Data LSB (Base+0x0038) */
  4604. vuint32_t R;
  4605. struct {
  4606. vuint32_t DATA3:8;
  4607. vuint32_t DATA2:8;
  4608. vuint32_t DATA1:8;
  4609. vuint32_t DATA0:8;
  4610. } B;
  4611. } BDRL;
  4612. union { /* LINFLEX Buffer Data MSB (Base+0x003C */
  4613. vuint32_t R;
  4614. struct {
  4615. vuint32_t DATA7:8;
  4616. vuint32_t DATA6:8;
  4617. vuint32_t DATA5:8;
  4618. vuint32_t DATA4:8;
  4619. } B;
  4620. } BDRM;
  4621. union { /* LINFLEX Identifier Filter Enable (+0x0040) */
  4622. vuint32_t R;
  4623. struct {
  4624. vuint32_t:24;
  4625. vuint32_t FACT:8;
  4626. } B;
  4627. } IFER;
  4628. union { /* LINFLEX Identifier Filter Match Index (+0x0044)*/
  4629. vuint32_t R;
  4630. struct {
  4631. vuint32_t:28;
  4632. vuint32_t IFMI:4;
  4633. } B;
  4634. } IFMI;
  4635. union { /* LINFLEX Identifier Filter Mode (Base+0x0048) */
  4636. vuint32_t R;
  4637. struct {
  4638. vuint32_t:28;
  4639. vuint32_t IFM:4;
  4640. } B;
  4641. } IFMR;
  4642. union { /* LINFLEX Identifier Filter Control 0..15 (+0x004C-0x0088)*/
  4643. vuint32_t R;
  4644. struct {
  4645. vuint32_t:16;
  4646. vuint32_t DFL:6;
  4647. vuint32_t DIR:1;
  4648. vuint32_t CCS:1;
  4649. vuint32_t:2;
  4650. vuint32_t ID:6;
  4651. } B;
  4652. } IFCR[16];
  4653. union { /* LINFLEX Global Counter (+0x008C) */
  4654. vuint32_t R;
  4655. struct {
  4656. vuint32_t:26;
  4657. vuint32_t TDFBM:1;
  4658. vuint32_t RDFBM:1;
  4659. vuint32_t TDLIS:1;
  4660. vuint32_t RDLIS:1;
  4661. vuint32_t STOP:1;
  4662. vuint32_t SR:1;
  4663. } B;
  4664. } GCR;
  4665. union { /* LINFLEX UART preset timeout (+0x0090) */
  4666. vuint32_t R;
  4667. struct {
  4668. vuint32_t:20;
  4669. vuint32_t PTO:12;
  4670. } B;
  4671. } UARTPTO;
  4672. union { /* LINFLEX UART current timeout (+0x0094) */
  4673. vuint32_t R;
  4674. struct {
  4675. vuint32_t:20;
  4676. vuint32_t CTO:12;
  4677. } B;
  4678. } UARTCTO;
  4679. union { /* LINFLEX DMA Tx Enable (+0x0098) */
  4680. vuint32_t R;
  4681. struct {
  4682. vuint32_t:16;
  4683. vuint32_t DTE15:1;
  4684. vuint32_t DTE14:1;
  4685. vuint32_t DTE13:1;
  4686. vuint32_t DTE12:1;
  4687. vuint32_t DTE11:1;
  4688. vuint32_t DTE10:1;
  4689. vuint32_t DTE9:1;
  4690. vuint32_t DTE8:1;
  4691. vuint32_t DTE7:1;
  4692. vuint32_t DTE6:1;
  4693. vuint32_t DTE5:1;
  4694. vuint32_t DTE4:1;
  4695. vuint32_t DTE3:1;
  4696. vuint32_t DTE2:1;
  4697. vuint32_t DTE1:1;
  4698. vuint32_t DTE0:1;
  4699. } B;
  4700. } DMATXE;
  4701. union { /* LINFLEX DMA RX Enable (+0x009C) */
  4702. vuint32_t R;
  4703. struct {
  4704. vuint32_t:16;
  4705. vuint32_t DRE15:1;
  4706. vuint32_t DRE14:1;
  4707. vuint32_t DRE13:1;
  4708. vuint32_t DRE12:1;
  4709. vuint32_t DRE11:1;
  4710. vuint32_t DRE10:1;
  4711. vuint32_t DRE9:1;
  4712. vuint32_t DRE8:1;
  4713. vuint32_t DRE7:1;
  4714. vuint32_t DRE6:1;
  4715. vuint32_t DRE5:1;
  4716. vuint32_t DRE4:1;
  4717. vuint32_t DRE3:1;
  4718. vuint32_t DRE2:1;
  4719. vuint32_t DRE1:1;
  4720. vuint32_t DRE0:1;
  4721. } B;
  4722. } DMARXE;
  4723. }; /* end of LINFLEX_tag */
  4724. /****************************************************************************/
  4725. /* MODULE : LINFLEX (Master with DMA) */
  4726. /****************************************************************************/
  4727. struct LINFLEX_M_tag {
  4728. union { /* LINFLEX LIN Control 1 (Base+0x0000) */
  4729. vuint32_t R;
  4730. struct {
  4731. vuint32_t :16;
  4732. vuint32_t CCD:1;
  4733. vuint32_t CFD:1;
  4734. vuint32_t LASE:1;
  4735. vuint32_t AWUM:1;
  4736. vuint32_t MBL:4;
  4737. vuint32_t BF:1;
  4738. vuint32_t SFTM:1;
  4739. vuint32_t LBKM:1;
  4740. vuint32_t MME:1;
  4741. vuint32_t SBDT:1;
  4742. vuint32_t RBLM:1;
  4743. vuint32_t SLEEP:1;
  4744. vuint32_t INIT:1;
  4745. } B;
  4746. } LINCR1;
  4747. union { /* LINFLEX LIN Interrupt Enable (Base+0x0004) */
  4748. vuint32_t R;
  4749. struct {
  4750. vuint32_t :16;
  4751. vuint32_t SZIE:1;
  4752. vuint32_t OCIE:1;
  4753. vuint32_t BEIE:1;
  4754. vuint32_t CEIE:1;
  4755. vuint32_t HEIE:1;
  4756. vuint32_t:2;
  4757. vuint32_t FEIE:1;
  4758. vuint32_t BOIE:1;
  4759. vuint32_t LSIE:1;
  4760. vuint32_t WUIE:1;
  4761. vuint32_t DBFIE:1;
  4762. vuint32_t DBEIE:1;
  4763. vuint32_t DRIE:1;
  4764. vuint32_t DTIE:1;
  4765. vuint32_t HRIE:1;
  4766. } B;
  4767. } LINIER;
  4768. union { /* LINFLEX LIN Status (Base+0x0008) */
  4769. vuint32_t R;
  4770. struct {
  4771. vuint32_t :16;
  4772. vuint32_t LINS:4;
  4773. vuint32_t:2;
  4774. vuint32_t RMB:1;
  4775. vuint32_t:1;
  4776. vuint32_t RBSY:1;
  4777. vuint32_t RPS:1;
  4778. vuint32_t WUF:1;
  4779. vuint32_t DBFF:1;
  4780. vuint32_t DBEF:1;
  4781. vuint32_t DRF:1;
  4782. vuint32_t DTF:1;
  4783. vuint32_t HRF:1;
  4784. } B;
  4785. } LINSR;
  4786. union { /* LINFLEX LIN Error Status (Base+0x000C) */
  4787. vuint32_t R;
  4788. struct {
  4789. vuint32_t :16;
  4790. vuint32_t SZF:1;
  4791. vuint32_t OCF:1;
  4792. vuint32_t BEF:1;
  4793. vuint32_t CEF:1;
  4794. vuint32_t SFEF:1;
  4795. vuint32_t BDEF:1;
  4796. vuint32_t IDPEF:1;
  4797. vuint32_t FEF:1;
  4798. vuint32_t BOF:1;
  4799. vuint32_t:6;
  4800. vuint32_t NF:1;
  4801. } B;
  4802. } LINESR;
  4803. union { /* LINFLEX UART Mode Control (Base+0x0010) */
  4804. vuint32_t R;
  4805. struct {
  4806. vuint32_t :16;
  4807. vuint32_t TDFL:3;
  4808. vuint32_t RDFL:3;
  4809. vuint32_t RFBM:1;
  4810. vuint32_t TFBM:1;
  4811. vuint32_t WL1:1;
  4812. vuint32_t PC1:1;
  4813. vuint32_t RXEN:1;
  4814. vuint32_t TXEN:1;
  4815. vuint32_t PC0:1;
  4816. vuint32_t PCE:1;
  4817. vuint32_t WL0:1;
  4818. vuint32_t UART:1;
  4819. } B;
  4820. } UARTCR;
  4821. union { /* LINFLEX UART Mode Status (Base+0x0014) */
  4822. vuint32_t R;
  4823. struct {
  4824. vuint32_t :16;
  4825. vuint32_t SZF:1;
  4826. vuint32_t OCF:1;
  4827. vuint32_t PE:4; /*Can check all 4 RX'd bytes at once with array*/
  4828. vuint32_t RMB:1;
  4829. vuint32_t FEF:1;
  4830. vuint32_t BOF:1;
  4831. vuint32_t RPS:1;
  4832. vuint32_t WUF:1;
  4833. vuint32_t:2;
  4834. vuint32_t DRF:1;
  4835. vuint32_t DTF:1;
  4836. vuint32_t NF:1;
  4837. } B;
  4838. } UARTSR;
  4839. union { /* LINFLEX TimeOut Control Status ((Base+0x0018)*/
  4840. vuint32_t R;
  4841. struct {
  4842. vuint32_t :16;
  4843. vuint32_t:5;
  4844. vuint32_t LTOM:1;
  4845. vuint32_t IOT:1;
  4846. vuint32_t TOCE:1;
  4847. vuint32_t CNT:8;
  4848. } B;
  4849. } LINTCSR;
  4850. union { /* LINFLEX LIN Output Compare (Base+0x001C) */
  4851. vuint32_t R;
  4852. struct {
  4853. vuint32_t :16;
  4854. vuint32_t OC2:8;
  4855. vuint32_t OC1:8;
  4856. } B;
  4857. } LINOCR;
  4858. union { /* LINFLEX LIN Timeout Control (Base+0x0020) */
  4859. vuint32_t R;
  4860. struct {
  4861. vuint32_t :20;
  4862. vuint32_t RTO:4;
  4863. vuint32_t:1;
  4864. vuint32_t HTO:7;
  4865. } B;
  4866. } LINTOCR;
  4867. union { /* LINFLEX LIN Fractional Baud Rate (+0x0024) */
  4868. vuint32_t R;
  4869. struct {
  4870. vuint32_t:28;
  4871. vuint32_t DIV_F:4;
  4872. } B;
  4873. } LINFBRR;
  4874. union { /* LINFLEX LIN Integer Baud Rate (Base+0x0028) */
  4875. vuint32_t R;
  4876. struct {
  4877. vuint32_t:19;
  4878. vuint32_t DIV_M:13;
  4879. } B;
  4880. } LINIBRR;
  4881. union { /* LINFLEX LIN Checksum Field (Base+0x002C) */
  4882. vuint32_t R;
  4883. struct {
  4884. vuint32_t:24;
  4885. vuint32_t CF:8;
  4886. } B;
  4887. } LINCFR;
  4888. union { /* LINFLEX LIN Control 2 (Base+0x0030) */
  4889. vuint32_t R;
  4890. struct {
  4891. vuint32_t:17;
  4892. vuint32_t IOBE:1;
  4893. vuint32_t IOPE:1;
  4894. vuint32_t WURQ:1;
  4895. vuint32_t DDRQ:1;
  4896. vuint32_t DTRQ:1;
  4897. vuint32_t ABRQ:1;
  4898. vuint32_t HTRQ:1;
  4899. vuint32_t:8;
  4900. } B;
  4901. } LINCR2;
  4902. union { /* LINFLEX Buffer Identifier (Base+0x0034) */
  4903. vuint32_t R;
  4904. struct {
  4905. vuint32_t:16;
  4906. vuint32_t DFL:6;
  4907. vuint32_t DIR:1;
  4908. vuint32_t CCS:1;
  4909. vuint32_t:2;
  4910. vuint32_t ID:6;
  4911. } B;
  4912. } BIDR;
  4913. union { /* LINFLEX Buffer Data LSB (Base+0x0038) */
  4914. vuint32_t R;
  4915. struct {
  4916. vuint32_t DATA3:8;
  4917. vuint32_t DATA2:8;
  4918. vuint32_t DATA1:8;
  4919. vuint32_t DATA0:8;
  4920. } B;
  4921. } BDRL;
  4922. union { /* LINFLEX Buffer Data MSB (Base+0x003C */
  4923. vuint32_t R;
  4924. struct {
  4925. vuint32_t DATA7:8;
  4926. vuint32_t DATA6:8;
  4927. vuint32_t DATA5:8;
  4928. vuint32_t DATA4:8;
  4929. } B;
  4930. } BDRM;
  4931. union { /* LINFLEX Identifier Filter Enable (+0x0040) */
  4932. vuint32_t R;
  4933. struct {
  4934. vuint32_t:24;
  4935. vuint32_t FACT:8;
  4936. } B;
  4937. } IFER;
  4938. union { /* LINFLEX Identifier Filter Match Index (+0x0044)*/
  4939. vuint32_t R;
  4940. struct {
  4941. vuint32_t:28;
  4942. vuint32_t IFMI:4;
  4943. } B;
  4944. } IFMI;
  4945. union { /* LINFLEX Identifier Filter Mode (Base+0x0048) */
  4946. vuint32_t R;
  4947. struct {
  4948. vuint32_t:28;
  4949. vuint32_t IFM:4;
  4950. } B;
  4951. } IFMR;
  4952. /* ---------------- */
  4953. /* For Master-Only LINFLEX, this is where the memory map changes! */
  4954. /* ---------------- */
  4955. union { /* LINFLEX Global Counter (+0x004C) */
  4956. vuint32_t R;
  4957. struct {
  4958. vuint32_t:26;
  4959. vuint32_t TDFBM:1;
  4960. vuint32_t RDFBM:1;
  4961. vuint32_t TDLIS:1;
  4962. vuint32_t RDLIS:1;
  4963. vuint32_t STOP:1;
  4964. vuint32_t SR:1;
  4965. } B;
  4966. } GCR;
  4967. union { /* LINFLEX UART preset timeout (+0x0050) */
  4968. vuint32_t R;
  4969. struct {
  4970. vuint32_t:20;
  4971. vuint32_t PTO:12;
  4972. } B;
  4973. } UARTPTO;
  4974. union { /* LINFLEX UART current timeout (+0x0054) */
  4975. vuint32_t R;
  4976. struct {
  4977. vuint32_t:20;
  4978. vuint32_t CTO:12;
  4979. } B;
  4980. } UARTCTO;
  4981. union { /* LINFLEX DMA Tx Enable (+0x0058) */
  4982. vuint32_t R;
  4983. struct {
  4984. vuint32_t:16;
  4985. vuint32_t DTE15:1;
  4986. vuint32_t DTE14:1;
  4987. vuint32_t DTE13:1;
  4988. vuint32_t DTE12:1;
  4989. vuint32_t DTE11:1;
  4990. vuint32_t DTE10:1;
  4991. vuint32_t DTE9:1;
  4992. vuint32_t DTE8:1;
  4993. vuint32_t DTE7:1;
  4994. vuint32_t DTE6:1;
  4995. vuint32_t DTE5:1;
  4996. vuint32_t DTE4:1;
  4997. vuint32_t DTE3:1;
  4998. vuint32_t DTE2:1;
  4999. vuint32_t DTE1:1;
  5000. vuint32_t DTE0:1;
  5001. } B;
  5002. } DMATXE;
  5003. union { /* LINFLEX DMA RX Enable (+0x005C) */
  5004. vuint32_t R;
  5005. struct {
  5006. vuint32_t:16;
  5007. vuint32_t DRE15:1;
  5008. vuint32_t DRE14:1;
  5009. vuint32_t DRE13:1;
  5010. vuint32_t DRE12:1;
  5011. vuint32_t DRE11:1;
  5012. vuint32_t DRE10:1;
  5013. vuint32_t DRE9:1;
  5014. vuint32_t DRE8:1;
  5015. vuint32_t DRE7:1;
  5016. vuint32_t DRE6:1;
  5017. vuint32_t DRE5:1;
  5018. vuint32_t DRE4:1;
  5019. vuint32_t DRE3:1;
  5020. vuint32_t DRE2:1;
  5021. vuint32_t DRE1:1;
  5022. vuint32_t DRE0:1;
  5023. } B;
  5024. } DMARXE;
  5025. }; /* end of LINFLEX_tag */
  5026. /****************************************************************************/
  5027. /* MODULE : CTU Lite */
  5028. /****************************************************************************/
  5029. struct CTU_tag{
  5030. vuint8_t CTU_reserved[48]; /* Reserved 48 bytes (Base+0x0000-0x002F) */
  5031. union { /* Event Config 0..63 (Base+0x0030-0x012C) */
  5032. vuint32_t R;
  5033. struct {
  5034. vuint32_t :16;
  5035. vuint32_t TM:1;
  5036. vuint32_t CLR_FLAG:1;
  5037. vuint32_t :5;
  5038. vuint32_t ADC_SEL:1;
  5039. vuint32_t :1;
  5040. vuint32_t CHANNEL_VALUE:7;
  5041. } B;
  5042. } EVTCFGR[64];
  5043. }; /* end of CTU_tag */
  5044. /****************************************************************************/
  5045. /* MODULE : CANSP */
  5046. /****************************************************************************/
  5047. struct CANSP_tag{
  5048. union { /* CANSP Control (Base+0x0000) */
  5049. vuint32_t R;
  5050. struct {
  5051. vuint32_t :16;
  5052. vuint32_t RX_COMPLETE:1;
  5053. vuint32_t BUSY:1;
  5054. vuint32_t ACTIVE_CK:1;
  5055. vuint32_t :3;
  5056. vuint32_t MODE:1;
  5057. vuint32_t CAN_RX_SEL:3;
  5058. vuint32_t BRP:5;
  5059. vuint32_t CAN_SMPLR_EN:1;
  5060. } B;
  5061. } CR;
  5062. union { /* CANSP Sample 0..11 (Base+0x0000-0x0030)*/
  5063. vuint32_t R;
  5064. } SR[12];
  5065. }; /* end of CANSP_tag */
  5066. /****************************************************************************/
  5067. /* MODULE : XBAR */
  5068. /****************************************************************************/
  5069. struct XBAR_tag{
  5070. union { /* XBAR Master Priority Slave Port 0 (+0x0000) */
  5071. vuint32_t R;
  5072. struct {
  5073. vuint32_t:1;
  5074. vuint32_t MSTR_7:3;
  5075. vuint32_t:1;
  5076. vuint32_t MSTR_6:3;
  5077. vuint32_t:1;
  5078. vuint32_t MSTR_5:3;
  5079. vuint32_t:1;
  5080. vuint32_t MSTR_4:3;
  5081. vuint32_t:1;
  5082. vuint32_t MSTR_3:3;
  5083. vuint32_t:1;
  5084. vuint32_t MSTR_2:3;
  5085. vuint32_t:1;
  5086. vuint32_t MSTR_1:3;
  5087. vuint32_t:1;
  5088. vuint32_t MSTR_0:3;
  5089. } B;
  5090. } MPR0;
  5091. vuint8_t XBAR_reserved0[12]; /* Reserved 12 bytes (Base+0x0004-0x000F)*/
  5092. union { /* XBAR General Purpose Control Slave 0 (+0x0010) */
  5093. vuint32_t R;
  5094. struct {
  5095. vuint32_t RO:1;
  5096. vuint32_t HLP:1;
  5097. vuint32_t:6;
  5098. vuint32_t HPE7:1;
  5099. vuint32_t HPE6:1;
  5100. vuint32_t HPE5:1;
  5101. vuint32_t HPE4:1;
  5102. vuint32_t HPE3:1;
  5103. vuint32_t HPE2:1;
  5104. vuint32_t HPE1:1;
  5105. vuint32_t HPE0:1;
  5106. vuint32_t:6;
  5107. vuint32_t ARB:2;
  5108. vuint32_t:2;
  5109. vuint32_t PCTL:2;
  5110. vuint32_t:1;
  5111. vuint32_t PARK:3;
  5112. } B;
  5113. } SGPCR0;
  5114. vuint8_t XBAR_reserved1[236]; /*Reserved 236 bytes (Base+0x0014-0x00FF)*/
  5115. union { /* XBAR Master Priority Slave Port 1 (+0x0100) */
  5116. vuint32_t R;
  5117. struct {
  5118. vuint32_t:1;
  5119. vuint32_t MSTR_7:3;
  5120. vuint32_t:1;
  5121. vuint32_t MSTR_6:3;
  5122. vuint32_t:1;
  5123. vuint32_t MSTR_5:3;
  5124. vuint32_t:1;
  5125. vuint32_t MSTR_4:3;
  5126. vuint32_t:1;
  5127. vuint32_t MSTR_3:3;
  5128. vuint32_t:1;
  5129. vuint32_t MSTR_2:3;
  5130. vuint32_t:1;
  5131. vuint32_t MSTR_1:3;
  5132. vuint32_t:1;
  5133. vuint32_t MSTR_0:3;
  5134. } B;
  5135. } MPR1;
  5136. vuint8_t XBAR_reserved2[12]; /* Reserved 12 bytes (Base+0x0104-0x010F)*/
  5137. union { /* XBAR General Purpose Control Slave 1 (+0x0110) */
  5138. vuint32_t R;
  5139. struct {
  5140. vuint32_t RO:1;
  5141. vuint32_t HLP:1;
  5142. vuint32_t:6;
  5143. vuint32_t HPE7:1;
  5144. vuint32_t HPE6:1;
  5145. vuint32_t HPE5:1;
  5146. vuint32_t HPE4:1;
  5147. vuint32_t HPE3:1;
  5148. vuint32_t HPE2:1;
  5149. vuint32_t HPE1:1;
  5150. vuint32_t HPE0:1;
  5151. vuint32_t:6;
  5152. vuint32_t ARB:2;
  5153. vuint32_t:2;
  5154. vuint32_t PCTL:2;
  5155. vuint32_t:1;
  5156. vuint32_t PARK:3;
  5157. } B;
  5158. } SGPCR1;
  5159. vuint8_t XBAR_reserved3[236]; /*Reserved 236 bytes (Base+0x0114-0x01FF)*/
  5160. union { /* XBAR Master Priority Slave Port 2 (+0x0200) */
  5161. vuint32_t R;
  5162. struct {
  5163. vuint32_t:1;
  5164. vuint32_t MSTR_7:3;
  5165. vuint32_t:1;
  5166. vuint32_t MSTR_6:3;
  5167. vuint32_t:1;
  5168. vuint32_t MSTR_5:3;
  5169. vuint32_t:1;
  5170. vuint32_t MSTR_4:3;
  5171. vuint32_t:1;
  5172. vuint32_t MSTR_3:3;
  5173. vuint32_t:1;
  5174. vuint32_t MSTR_2:3;
  5175. vuint32_t:1;
  5176. vuint32_t MSTR_1:3;
  5177. vuint32_t:1;
  5178. vuint32_t MSTR_0:3;
  5179. } B;
  5180. } MPR2;
  5181. vuint8_t XBAR_reserved4[12]; /* Reserved 12 bytes (Base+0x0204-0x020F)*/
  5182. union { /* XBAR General Purpose Control Slave 2 (+0x0210) */
  5183. vuint32_t R;
  5184. struct {
  5185. vuint32_t RO:1;
  5186. vuint32_t HLP:1;
  5187. vuint32_t:6;
  5188. vuint32_t HPE7:1;
  5189. vuint32_t HPE6:1;
  5190. vuint32_t HPE5:1;
  5191. vuint32_t HPE4:1;
  5192. vuint32_t HPE3:1;
  5193. vuint32_t HPE2:1;
  5194. vuint32_t HPE1:1;
  5195. vuint32_t HPE0:1;
  5196. vuint32_t:6;
  5197. vuint32_t ARB:2;
  5198. vuint32_t:2;
  5199. vuint32_t PCTL:2;
  5200. vuint32_t:1;
  5201. vuint32_t PARK:3;
  5202. } B;
  5203. } SGPCR2;
  5204. vuint8_t XBAR_reserved5[236]; /*Reserved 236 bytes (Base+0x0214-0x02FF)*/
  5205. union { /* XBAR Master Priority Slave Port 3 (+0x0300) */
  5206. vuint32_t R;
  5207. struct {
  5208. vuint32_t:1;
  5209. vuint32_t MSTR_7:3;
  5210. vuint32_t:1;
  5211. vuint32_t MSTR_6:3;
  5212. vuint32_t:1;
  5213. vuint32_t MSTR_5:3;
  5214. vuint32_t:1;
  5215. vuint32_t MSTR_4:3;
  5216. vuint32_t:1;
  5217. vuint32_t MSTR_3:3;
  5218. vuint32_t:1;
  5219. vuint32_t MSTR_2:3;
  5220. vuint32_t:1;
  5221. vuint32_t MSTR_1:3;
  5222. vuint32_t:1;
  5223. vuint32_t MSTR_0:3;
  5224. } B;
  5225. } MPR3;
  5226. vuint8_t XBAR_reserved6[12]; /* Reserved 12 bytes (Base+0x0304-0x030F)*/
  5227. union { /* XBAR General Purpose Control Slave 3 (+0x0310) */
  5228. vuint32_t R;
  5229. struct {
  5230. vuint32_t RO:1;
  5231. vuint32_t HLP:1;
  5232. vuint32_t:6;
  5233. vuint32_t HPE7:1;
  5234. vuint32_t HPE6:1;
  5235. vuint32_t HPE5:1;
  5236. vuint32_t HPE4:1;
  5237. vuint32_t HPE3:1;
  5238. vuint32_t HPE2:1;
  5239. vuint32_t HPE1:1;
  5240. vuint32_t HPE0:1;
  5241. vuint32_t:6;
  5242. vuint32_t ARB:2;
  5243. vuint32_t:2;
  5244. vuint32_t PCTL:2;
  5245. vuint32_t:1;
  5246. vuint32_t PARK:3;
  5247. } B;
  5248. } SGPCR3;
  5249. vuint8_t XBAR_reserved7[1004]; /*Reserved 1004 bytes (Base+0x0314-0x06FF)*/
  5250. union { /* XBAR Master Priority Slave Port 7 (+0x0700) */
  5251. vuint32_t R;
  5252. struct {
  5253. vuint32_t:1;
  5254. vuint32_t MSTR_7:3;
  5255. vuint32_t:1;
  5256. vuint32_t MSTR_6:3;
  5257. vuint32_t:1;
  5258. vuint32_t MSTR_5:3;
  5259. vuint32_t:1;
  5260. vuint32_t MSTR_4:3;
  5261. vuint32_t:1;
  5262. vuint32_t MSTR_3:3;
  5263. vuint32_t:1;
  5264. vuint32_t MSTR_2:3;
  5265. vuint32_t:1;
  5266. vuint32_t MSTR_1:3;
  5267. vuint32_t:1;
  5268. vuint32_t MSTR_0:3;
  5269. } B;
  5270. } MPR7;
  5271. vuint8_t XBAR_reserved8[12]; /* Reserved 12 bytes (Base+0x0704-0x070F)*/
  5272. union { /* XBAR General Purpose Control Slave 7 (+0x0710) */
  5273. vuint32_t R;
  5274. struct {
  5275. vuint32_t RO:1;
  5276. vuint32_t HLP:1;
  5277. vuint32_t:6;
  5278. vuint32_t HPE7:1;
  5279. vuint32_t HPE6:1;
  5280. vuint32_t HPE5:1;
  5281. vuint32_t HPE4:1;
  5282. vuint32_t HPE3:1;
  5283. vuint32_t HPE2:1;
  5284. vuint32_t HPE1:1;
  5285. vuint32_t HPE0:1;
  5286. vuint32_t:6;
  5287. vuint32_t ARB:2;
  5288. vuint32_t:2;
  5289. vuint32_t PCTL:2;
  5290. vuint32_t:1;
  5291. vuint32_t PARK:3;
  5292. } B;
  5293. } SGPCR7;
  5294. vuint8_t XBAR_reserved9[236]; /*Reserved 236 bytes (Base+0x0714-0x07FF)*/
  5295. union { /* XBAR General Purpose Control Master 0 (+0x0800) */
  5296. vuint32_t R;
  5297. struct {
  5298. vuint32_t:29;
  5299. vuint32_t AULB:3;
  5300. } B;
  5301. } MGPCR0;
  5302. vuint8_t XBAR_reserved10[252]; /*Reserved 252 bytes (Base+0x0804-0x08FF)*/
  5303. union { /* XBAR General Purpose Control Master 1 (+0x0900) */
  5304. vuint32_t R;
  5305. struct {
  5306. vuint32_t:29;
  5307. vuint32_t AULB:3;
  5308. } B;
  5309. } MGPCR1;
  5310. vuint8_t XBAR_reserved11[252]; /*Reserved 252 bytes (Base+0x0904-0x09FF)*/
  5311. union { /* XBAR General Purpose Control Master 2 (+0x0A00) */
  5312. vuint32_t R;
  5313. struct {
  5314. vuint32_t:29;
  5315. vuint32_t AULB:3;
  5316. } B;
  5317. } MGPCR2;
  5318. vuint8_t XBAR_reserved12[252]; /*Reserved 252 bytes (Base+0x0A04-0x0AFF)*/
  5319. union { /* XBAR General Purpose Control Master 3 (+0x0B00) */
  5320. vuint32_t R;
  5321. struct {
  5322. vuint32_t:29;
  5323. vuint32_t AULB:3;
  5324. } B;
  5325. } MGPCR3;
  5326. vuint8_t XBAR_reserved13[252]; /*Reserved 252 bytes (Base+0x0B04-0x0BFF)*/
  5327. union { /* XBAR General Purpose Control Master 4 (+0x0C00) */
  5328. vuint32_t R;
  5329. struct {
  5330. vuint32_t:29;
  5331. vuint32_t AULB:3;
  5332. } B;
  5333. } MGPCR4;
  5334. vuint8_t XBAR_reserved14[252]; /*Reserved 252 bytes (Base+0x0C04-0x0CFF)*/
  5335. union { /* XBAR General Purpose Control Master 5 (+0x0D00) */
  5336. vuint32_t R;
  5337. struct {
  5338. vuint32_t:29;
  5339. vuint32_t AULB:3;
  5340. } B;
  5341. } MGPCR5;
  5342. vuint8_t XBAR_reserved15[252]; /*Reserved 252 bytes (Base+0x0D04-0x0DFF)*/
  5343. union { /* XBAR General Purpose Control Master 6 (+0x0E00) */
  5344. vuint32_t R;
  5345. struct {
  5346. vuint32_t:29;
  5347. vuint32_t AULB:3;
  5348. } B;
  5349. } MGPCR6;
  5350. vuint8_t XBAR_reserved16[252]; /*Reserved 252 bytes (Base+0x0E04-0x0EFF)*/
  5351. union { /* XBAR General Purpose Control Master 7 (+0x0F00) */
  5352. vuint32_t R;
  5353. struct {
  5354. vuint32_t:29;
  5355. vuint32_t AULB:3;
  5356. } B;
  5357. } MGPCR7;
  5358. }; /* end of XBAR_tag */
  5359. /****************************************************************************/
  5360. /* MODULE : MPU (Memory Protection Unit) */
  5361. /****************************************************************************/
  5362. struct MPU_tag {
  5363. union { /* Control/Error Status (Base+0x0000) */
  5364. vuint32_t R;
  5365. struct {
  5366. vuint32_t SPERR:8;
  5367. vuint32_t :4;
  5368. vuint32_t HRL:4;
  5369. vuint32_t NSP:4;
  5370. vuint32_t NGRD:4;
  5371. vuint32_t :7;
  5372. vuint32_t VLD:1;
  5373. } B;
  5374. } CESR;
  5375. vuint8_t MPU_reserved0[12]; /* Reserved 12 Bytes (Base+0x0004-0x000F) */
  5376. union { /* Error Address Slave Port0 (Base+0x0010) */
  5377. vuint32_t R;
  5378. struct {
  5379. vuint32_t EADDR:32;
  5380. } B;
  5381. } EAR0;
  5382. union { /* Error Detail Slave Port0 (Base+0x0014) */
  5383. vuint32_t R;
  5384. struct {
  5385. vuint32_t EACD:16;
  5386. vuint32_t EPID:8;
  5387. vuint32_t EMN:4;
  5388. vuint32_t EATTR:3;
  5389. vuint32_t ERW:1;
  5390. } B;
  5391. } EDR0;
  5392. union { /* Error Address Slave Port1 (Base+0x0018) */
  5393. vuint32_t R;
  5394. struct {
  5395. vuint32_t EADDR:32;
  5396. } B;
  5397. } EAR1;
  5398. union { /* Error Detail Slave Port1 (Base+0x001C) */
  5399. vuint32_t R;
  5400. struct {
  5401. vuint32_t EACD:16;
  5402. vuint32_t EPID:8;
  5403. vuint32_t EMN:4;
  5404. vuint32_t EATTR:3;
  5405. vuint32_t ERW:1;
  5406. } B;
  5407. } EDR1;
  5408. union { /* Error Address Slave Port2 (Base+0x0020) */
  5409. vuint32_t R;
  5410. struct {
  5411. vuint32_t EADDR:32;
  5412. } B;
  5413. } EAR2;
  5414. union { /* Error Detail Slave Port2 (Base+0x0024) */
  5415. vuint32_t R;
  5416. struct {
  5417. vuint32_t EACD:16;
  5418. vuint32_t EPID:8;
  5419. vuint32_t EMN:4;
  5420. vuint32_t EATTR:3;
  5421. vuint32_t ERW:1;
  5422. } B;
  5423. } EDR2;
  5424. union { /* Error Address Slave Port3 (Base+0x0028) */
  5425. vuint32_t R;
  5426. struct {
  5427. vuint32_t EADDR:32;
  5428. } B;
  5429. } EAR3;
  5430. union { /* Error Detail Slave Port3 (Base+0x002C) */
  5431. vuint32_t R;
  5432. struct {
  5433. vuint32_t EACD:16;
  5434. vuint32_t EPID:8;
  5435. vuint32_t EMN:4;
  5436. vuint32_t EATTR:3;
  5437. vuint32_t ERW:1;
  5438. } B;
  5439. } EDR3;
  5440. union { /* Error Address Slave Port4 (Base+0x0030) */
  5441. vuint32_t R;
  5442. struct {
  5443. vuint32_t EADDR:32;
  5444. } B;
  5445. } EAR4;
  5446. union { /* Error Detail Slave Port4 (Base+0x0034) */
  5447. vuint32_t R;
  5448. struct {
  5449. vuint32_t EACD:16;
  5450. vuint32_t EPID:8;
  5451. vuint32_t EMN:4;
  5452. vuint32_t EATTR:3;
  5453. vuint32_t ERW:1;
  5454. } B;
  5455. } EDR4;
  5456. vuint8_t MPU_reserved1[968]; /* Reserved 968 Bytes (Base+0x0038-0x03FF) */
  5457. struct { /* Region Descriptor 0..15 (Base+0x0400-0x04F0) */
  5458. union { /* - Word 0 */
  5459. vuint32_t R;
  5460. struct {
  5461. vuint32_t SRTADDR:27;
  5462. vuint32_t :5;
  5463. } B;
  5464. } WORD0;
  5465. union { /* - Word 1 */
  5466. vuint32_t R;
  5467. struct {
  5468. vuint32_t ENDADDR:27;
  5469. vuint32_t :5;
  5470. } B;
  5471. } WORD1;
  5472. union { /* - Word 2 */
  5473. vuint32_t R;
  5474. struct {
  5475. vuint32_t M7RE:1;
  5476. vuint32_t M7WE:1;
  5477. vuint32_t M6RE:1;
  5478. vuint32_t M6WE:1;
  5479. vuint32_t M5RE:1;
  5480. vuint32_t M5WE:1;
  5481. vuint32_t M4RE:1;
  5482. vuint32_t M4WE:1;
  5483. vuint32_t M3PE:1;
  5484. vuint32_t M3SM:2;
  5485. vuint32_t M3UM:3;
  5486. vuint32_t M2PE:1;
  5487. vuint32_t M2SM:2;
  5488. vuint32_t M2UM:3;
  5489. vuint32_t M1PE:1;
  5490. vuint32_t M1SM:2;
  5491. vuint32_t M1UM:3;
  5492. vuint32_t M0PE:1;
  5493. vuint32_t M0SM:2;
  5494. vuint32_t M0UM:3;
  5495. } B;
  5496. } WORD2;
  5497. union { /* - Word 3 */
  5498. vuint32_t R;
  5499. struct {
  5500. vuint32_t PID:8;
  5501. vuint32_t PIDMASK:8;
  5502. vuint32_t :15;
  5503. vuint32_t VLD:1;
  5504. } B;
  5505. } WORD3;
  5506. }RGD[16]; /* End of Region Descriptor Structure) */
  5507. vuint8_t MPU_reserved2[768]; /* Reserved 768 Bytes (Base+0x0500-0x07FF) */
  5508. union { /* Region Descriptor Alt 0..15 (0x0800-0x083F) */
  5509. vuint32_t R;
  5510. struct {
  5511. vuint32_t M7RE:1;
  5512. vuint32_t M7WE:1;
  5513. vuint32_t M6RE:1;
  5514. vuint32_t M6WE:1;
  5515. vuint32_t M5RE:1;
  5516. vuint32_t M5WE:1;
  5517. vuint32_t M4RE:1;
  5518. vuint32_t M4WE:1;
  5519. vuint32_t M3PE:1;
  5520. vuint32_t M3SM:2;
  5521. vuint32_t M3UM:3;
  5522. vuint32_t M2PE:1;
  5523. vuint32_t M2SM:2;
  5524. vuint32_t M2UM:3;
  5525. vuint32_t M1PE:1;
  5526. vuint32_t M1SM:2;
  5527. vuint32_t M1UM:3;
  5528. vuint32_t M0PE:1;
  5529. vuint32_t M0SM:2;
  5530. vuint32_t M0UM:3;
  5531. } B;
  5532. } RGDAAC[16];
  5533. vuint8_t MPU_reserved3[14242]; /* Reserved 14242 Bytes (+0x0840-0x03FFF) */
  5534. }; /* end of MPU_tag */
  5535. /****************************************************************************/
  5536. /* MODULE : CSE (Cryptographic Security Engine) */
  5537. /****************************************************************************/
  5538. struct CSE_tag {
  5539. union { /* CSE Control (Base+0x0000) */
  5540. vuint32_t R;
  5541. struct {
  5542. vuint32_t :16;
  5543. vuint32_t DIV:8;
  5544. vuint32_t :4;
  5545. vuint32_t MDIS:1;
  5546. vuint32_t SUS:1;
  5547. vuint32_t :1; /* vuint32_t DRE:1; removed RevD */
  5548. vuint32_t CIE:1;
  5549. } B;
  5550. } CR;
  5551. union { /* CSE Status (Read Only) (Base+0x0004) */
  5552. vuint32_t R;
  5553. struct {
  5554. vuint32_t :23;
  5555. vuint32_t EX:1;
  5556. vuint32_t IDB:1;
  5557. vuint32_t EDB:1;
  5558. vuint32_t RIN:1;
  5559. vuint32_t BOK:1;
  5560. vuint32_t BFN:1;
  5561. vuint32_t BIN:1;
  5562. vuint32_t SB:1;
  5563. vuint32_t BSY:1;
  5564. } B;
  5565. } SR;
  5566. union { /* CSE Interrupt (Base+0x0008) */
  5567. vuint32_t R;
  5568. struct {
  5569. vuint32_t :31;
  5570. vuint32_t CIF:1;
  5571. } B;
  5572. } IR;
  5573. union { /* CSE Error Code (Base+0x000C) */
  5574. vuint32_t R;
  5575. struct {
  5576. vuint32_t :27;
  5577. vuint32_t EC:5;
  5578. } B;
  5579. } ECR;
  5580. vuint8_t CSE_reserved0[13]; /* Reserved 13 Bytes (Base+0x0010-0x001C) */
  5581. union { /* CSE Command (Base+0x0020) */
  5582. vuint32_t R;
  5583. struct {
  5584. vuint32_t :27;
  5585. vuint32_t CMD:5;
  5586. } B;
  5587. } CMD;
  5588. /*-- Note parameter registers cannot be array since no P0 (SHE spec) --*/
  5589. union { /* CSE Paramter 1 (Base+0x0024) */
  5590. vuint32_t R;
  5591. struct {
  5592. vuint32_t PARM:32;
  5593. } B;
  5594. } P1;
  5595. union { /* CSE Paramter 2 (Base+0x0028) */
  5596. vuint32_t R;
  5597. struct {
  5598. vuint32_t PARM:32;
  5599. } B;
  5600. } P2;
  5601. union { /* CSE Paramter 3 (Base+0x002C) */
  5602. vuint32_t R;
  5603. struct {
  5604. vuint32_t PARM:32;
  5605. } B;
  5606. } P3;
  5607. union { /* CSE Paramter 4 (Base+0x0030) */
  5608. vuint32_t R;
  5609. struct {
  5610. vuint32_t PARM:32;
  5611. } B;
  5612. } P4;
  5613. union { /* CSE Paramter 5 (Base+0x0034) */
  5614. vuint32_t R;
  5615. struct {
  5616. vuint32_t PARM:32;
  5617. } B;
  5618. } P5;
  5619. vuint8_t CSE_reserved1[16328]; /* Reserved 16328 Bytes (0x0038-0x3FFF) */
  5620. }; /* end of CSE_tag */
  5621. /****************************************************************************/
  5622. /* MODULE : SEMA4 (Semaphores) */
  5623. /****************************************************************************/
  5624. struct SEMA4_tag {
  5625. union { /* Gate 0..15 (Base+0x0000-0x000F) */
  5626. vuint8_t R;
  5627. struct {
  5628. vuint8_t:6;
  5629. vuint8_t GTFSM:2;
  5630. } B;
  5631. } GATE[16];
  5632. vuint8_t SEMA4_reserved0[48]; /* Reserved 48 Bytes (Base+0x0010-0x003F) */
  5633. union { /* CP0 IRQ Notification enable (Base+0x0040) */
  5634. vuint16_t R;
  5635. struct {
  5636. vuint16_t INE0:1;
  5637. vuint16_t INE1:1;
  5638. vuint16_t INE2:1;
  5639. vuint16_t INE3:1;
  5640. vuint16_t INE4:1;
  5641. vuint16_t INE5:1;
  5642. vuint16_t INE6:1;
  5643. vuint16_t INE7:1;
  5644. vuint16_t INE8:1;
  5645. vuint16_t INE9:1;
  5646. vuint16_t INE10:1;
  5647. vuint16_t INE11:1;
  5648. vuint16_t INE12:1;
  5649. vuint16_t INE13:1;
  5650. vuint16_t INE14:1;
  5651. vuint16_t INE15:1;
  5652. } B;
  5653. } CP0INE;
  5654. vuint8_t SEMA4_reserved1[6]; /* Reserved 6 Bytes (Base+0x0042-0x0047) */
  5655. union { /* CP1 IRQ Notification enable (Base+0x0048) */
  5656. vuint16_t R;
  5657. struct {
  5658. vuint16_t INE0:1;
  5659. vuint16_t INE1:1;
  5660. vuint16_t INE2:1;
  5661. vuint16_t INE3:1;
  5662. vuint16_t INE4:1;
  5663. vuint16_t INE5:1;
  5664. vuint16_t INE6:1;
  5665. vuint16_t INE7:1;
  5666. vuint16_t INE8:1;
  5667. vuint16_t INE9:1;
  5668. vuint16_t INE10:1;
  5669. vuint16_t INE11:1;
  5670. vuint16_t INE12:1;
  5671. vuint16_t INE13:1;
  5672. vuint16_t INE14:1;
  5673. vuint16_t INE15:1;
  5674. } B;
  5675. } CP1INE;
  5676. vuint8_t SEMA4_reserved2[54]; /* Reserved 54 Bytes (Base+0x004A-0x007F) */
  5677. union { /* CP0 IRQ Notification (Base+0x0080) */
  5678. vuint16_t R;
  5679. struct {
  5680. vuint16_t GN0:1;
  5681. vuint16_t GN1:1;
  5682. vuint16_t GN2:1;
  5683. vuint16_t GN3:1;
  5684. vuint16_t GN4:1;
  5685. vuint16_t GN5:1;
  5686. vuint16_t GN6:1;
  5687. vuint16_t GN7:1;
  5688. vuint16_t GN8:1;
  5689. vuint16_t GN9:1;
  5690. vuint16_t GN10:1;
  5691. vuint16_t GN11:1;
  5692. vuint16_t GN12:1;
  5693. vuint16_t GN13:1;
  5694. vuint16_t GN14:1;
  5695. vuint16_t GN15:1;
  5696. } B;
  5697. } CP0NTF;
  5698. vuint8_t SEMA4_reserved3[6]; /* Reserved 6 Bytes (Base+0x0082-0x0087) */
  5699. union { /* CP1 IRQ Notification (Base+0x0088) */
  5700. vuint16_t R;
  5701. struct {
  5702. vuint16_t GN0:1;
  5703. vuint16_t GN1:1;
  5704. vuint16_t GN2:1;
  5705. vuint16_t GN3:1;
  5706. vuint16_t GN4:1;
  5707. vuint16_t GN5:1;
  5708. vuint16_t GN6:1;
  5709. vuint16_t GN7:1;
  5710. vuint16_t GN8:1;
  5711. vuint16_t GN9:1;
  5712. vuint16_t GN10:1;
  5713. vuint16_t GN11:1;
  5714. vuint16_t GN12:1;
  5715. vuint16_t GN13:1;
  5716. vuint16_t GN14:1;
  5717. vuint16_t GN15:1;
  5718. } B;
  5719. } CP1NTF;
  5720. vuint8_t SEMA4_reserved4[118]; /* Reserved 118 Bytes (+0x008A-0x00FF) */
  5721. union { /* Reset gate (Base+0x0100) */
  5722. vuint16_t R;
  5723. struct {
  5724. vuint16_t:2;
  5725. vuint16_t RSTGSM:2;
  5726. vuint16_t:1;
  5727. vuint16_t RSTGMS:3;
  5728. vuint16_t RSTGTN:8;
  5729. } B;
  5730. } RSTGT;
  5731. vuint8_t SEMA4_reserved5[2]; /* Reserved 2 Bytes (Base+0x0102-0x0103) */
  5732. union {
  5733. vuint16_t R;
  5734. struct {
  5735. vuint16_t:2;
  5736. vuint16_t RSTNSM:2;
  5737. vuint16_t:1;
  5738. vuint16_t RSTNMS:3;
  5739. vuint16_t RSTNTN:8;
  5740. } B;
  5741. } RSTNTF;
  5742. vuint8_t SEMA4_reserved6[16122]; /* Reserved 16122 (Base+0x0106-0x3FFF) */
  5743. }; /* end of SEMA4_tag */
  5744. /****************************************************************************/
  5745. /* MODULE : SWT */
  5746. /****************************************************************************/
  5747. struct SWT_tag{
  5748. union { /* SWT Control (Base+0x0000) */
  5749. vuint32_t R;
  5750. struct {
  5751. vuint32_t MAP0:1;
  5752. vuint32_t MAP1:1;
  5753. vuint32_t MAP2:1;
  5754. vuint32_t MAP3:1;
  5755. vuint32_t MAP4:1;
  5756. vuint32_t MAP5:1;
  5757. vuint32_t MAP6:1;
  5758. vuint32_t MAP7:1;
  5759. vuint32_t :14;
  5760. vuint32_t KEY:1;
  5761. vuint32_t RIA:1;
  5762. vuint32_t WND:1;
  5763. vuint32_t ITR:1;
  5764. vuint32_t HLK:1;
  5765. vuint32_t SLK:1;
  5766. vuint32_t CSL:1;
  5767. vuint32_t STP:1;
  5768. vuint32_t FRZ:1;
  5769. vuint32_t WEN:1;
  5770. } B;
  5771. } CR;
  5772. union { /* SWT Interrupt (Base+0x0004) */
  5773. vuint32_t R;
  5774. struct {
  5775. vuint32_t :31;
  5776. vuint32_t TIF:1;
  5777. } B;
  5778. } IR;
  5779. union { /* SWT Time-Out (Base+0x0008) */
  5780. vuint32_t R;
  5781. struct {
  5782. vuint32_t WTO:32;
  5783. } B;
  5784. } TO;
  5785. union { /* SWT Window (Base+0x000C) */
  5786. vuint32_t R;
  5787. struct {
  5788. vuint32_t WST:32;
  5789. } B;
  5790. } WN;
  5791. union { /* SWT Service (Base+0x0010) */
  5792. vuint32_t R;
  5793. struct {
  5794. vuint32_t :16;
  5795. vuint32_t WSC:16;
  5796. } B;
  5797. } SR;
  5798. union { /* SWT Counter Output (Base+0x0014) */
  5799. vuint32_t R;
  5800. struct {
  5801. vuint32_t CNT:32;
  5802. } B;
  5803. } CO;
  5804. union { /* SWT Service Key (Base+0x0018) */
  5805. vuint32_t R; /* New for Bolero 3M */
  5806. struct {
  5807. vuint32_t :16;
  5808. vuint32_t SK:16;
  5809. } B;
  5810. } SK;
  5811. }; /* end of SWT_tag */
  5812. /****************************************************************************/
  5813. /* MODULE : STM */
  5814. /****************************************************************************/
  5815. struct STM_CHANNEL_tag{
  5816. union { /* STM Channel Control 0..3 */
  5817. vuint32_t R;
  5818. struct {
  5819. vuint32_t :31;
  5820. vuint32_t CEN:1;
  5821. } B;
  5822. } CCR;
  5823. union { /* STM Channel Interrupt 0..3 */
  5824. vuint32_t R;
  5825. struct {
  5826. vuint32_t :31;
  5827. vuint32_t CIF:1;
  5828. } B;
  5829. } CIR;
  5830. union { /* STM Channel Compare 0..3 */
  5831. vuint32_t R;
  5832. struct {
  5833. vuint32_t CMP:32;
  5834. } B;
  5835. } CMP;
  5836. vuint8_t STM_CHANNEL_reserved[4]; /* Reserved 4 bytes between ch reg's */
  5837. }; /* end of STM_CHANNEL_tag */
  5838. struct STM_tag{
  5839. union { /* STM Control (Base+0x0000) */
  5840. vuint32_t R;
  5841. struct {
  5842. vuint32_t :16;
  5843. vuint32_t CPS:8;
  5844. vuint32_t :6;
  5845. vuint32_t FRZ:1;
  5846. vuint32_t TEN:1;
  5847. } B;
  5848. } CR;
  5849. union { /* STM Count (Base+0x0004) */
  5850. vuint32_t R;
  5851. } CNT;
  5852. vuint8_t STM_reserved0[8]; /* Reserved 8 bytes (Base+0x0008-0x000F) */
  5853. struct STM_CHANNEL_tag CH[4]; /*STM Channels 0..3 (Base+0x0010-0x0048) */
  5854. }; /* end of STM_tag */
  5855. /****************************************************************************/
  5856. /* MODULE : ECSM */
  5857. /****************************************************************************/
  5858. struct ECSM_tag{
  5859. union { /* ECSM Processor Core Type (Base+0x0000) */
  5860. vuint16_t R;
  5861. } PCT;
  5862. union { /* ECSM Revision (Base+0x0002) */
  5863. vuint16_t R;
  5864. } REV;
  5865. vuint8_t ECSM_reserved0[4]; /* Reserved 4 bytes (Base+0x0004-0x0007) */
  5866. union { /* ECSM IPS Module Configuration (Base+0x0008) */
  5867. vuint32_t R;
  5868. } IMC;
  5869. vuint8_t ECSM_reserved1[19]; /* Reserved 19 bytes (Base+0x000C-0x001E) */
  5870. union { /* ECSM Miscellaneous Interrupt (Base+0x001F) */
  5871. vuint8_t R;
  5872. struct {
  5873. vuint8_t FB0AI:1;
  5874. vuint8_t FB0SI:1;
  5875. vuint8_t FB1AI:1;
  5876. vuint8_t FB1SI:1;
  5877. vuint8_t :4;
  5878. } B;
  5879. } MIR;
  5880. vuint8_t ECSM_reserved3[4]; /* Reserved 4 bytes (Base+0x0020-0x0023) */
  5881. union { /*ECSM Miscellaneous User-Defined Control (+0x0024)*/
  5882. vuint32_t R;
  5883. struct {
  5884. vuint32_t XBAR_ARB:1;
  5885. vuint32_t RAM_WS:1;
  5886. vuint32_t :19;
  5887. vuint32_t MUDCR:11;
  5888. } B;
  5889. } MUDCR;
  5890. vuint8_t ECSM_reserved4[27]; /* Reserved 27 bytes (Base+0x0028-0x0042) */
  5891. union { /* ECSM ECC Configuration (Base+0x0043) */
  5892. vuint8_t R;
  5893. struct {
  5894. vuint8_t :2;
  5895. vuint8_t ER1BR:1;
  5896. vuint8_t EF1BR:1;
  5897. vuint8_t :2;
  5898. vuint8_t ERNCR:1;
  5899. vuint8_t EFNCR:1;
  5900. } B;
  5901. } ECR;
  5902. vuint8_t ECSM_reserved5[3]; /* Reserved 3 bytes (Base+0x0044-0x0046) */
  5903. union { /* ECSM ECC Status (Base+0x0047) */
  5904. vuint8_t R;
  5905. struct {
  5906. vuint8_t :2;
  5907. vuint8_t R1BC:1;
  5908. vuint8_t F1BC:1;
  5909. vuint8_t :2;
  5910. vuint8_t RNCE:1;
  5911. vuint8_t FNCE:1;
  5912. } B;
  5913. } ESR;
  5914. vuint8_t ECSM_reserved6[2]; /* Reserved 2 bytes (Base+0x0048-0x0049) */
  5915. union { /* ECSM ECC Error Generation (Base+0x004A) */
  5916. vuint16_t R;
  5917. struct {
  5918. vuint16_t :2;
  5919. vuint16_t FRC1BI:1;
  5920. vuint16_t FR11BI:1;
  5921. vuint16_t :2;
  5922. vuint16_t FRCNCI:1;
  5923. vuint16_t FR1NCI:1;
  5924. vuint16_t :1;
  5925. vuint16_t ERRBIT:7;
  5926. } B;
  5927. } EEGR;
  5928. vuint8_t ECSM_reserved7[4]; /* Reserved 4 bytes (Base+0x004C-0x004F) */
  5929. union { /* ECSM Flash ECC Address(Base+0x0050) */
  5930. vuint32_t R;
  5931. } FEAR;
  5932. vuint8_t ECSM_reserved8[2]; /* Reserved 2 bytes (Base+0x0054-0x0055) */
  5933. union { /* ECSM Flash ECC Master Number (Base+0x0056) */
  5934. vuint8_t R;
  5935. struct {
  5936. vuint8_t :4;
  5937. vuint8_t FEMR:4;
  5938. } B;
  5939. } FEMR;
  5940. union { /* ECSM Flash ECC Attributes (Base+0x0057) */
  5941. vuint8_t R;
  5942. struct {
  5943. vuint8_t WRITE:1;
  5944. vuint8_t SIZE:3;
  5945. vuint8_t PROTECTION:4;
  5946. } B;
  5947. } FEAT;
  5948. vuint8_t ECSM_reserved9[4]; /* Reserved 4 bytes (Base+0x0058-0x005B) */
  5949. union { /* ECSM Flash ECC Data (Base+0x005C) */
  5950. vuint32_t R;
  5951. } FEDR;
  5952. union { /* ECSM RAM ECC Address (Base+0x0060) */
  5953. vuint32_t R;
  5954. } REAR;
  5955. vuint8_t ECSM_reserved10[1]; /* Reserved 1 bytes (Base+0x0064) */
  5956. union { /* ECSM RAM ECC Address (Base+0x0065) */
  5957. vuint8_t R;
  5958. } RESR;
  5959. union { /* ECSM RAM ECC Master Number (Base+0x0066) */
  5960. vuint8_t R;
  5961. struct {
  5962. vuint8_t :4;
  5963. vuint8_t REMR:4;
  5964. } B;
  5965. } REMR;
  5966. union { /* ECSM RAM ECC Attributes (Base+0x0067) */
  5967. vuint8_t R;
  5968. struct {
  5969. vuint8_t WRITE:1;
  5970. vuint8_t SIZE:3;
  5971. vuint8_t PROTECTION:4;
  5972. } B;
  5973. } REAT;
  5974. vuint8_t ECSM_reserved11[4]; /* Reserved 4 bytes (Base+0x0068-0x006B) */
  5975. union { /* ECSM RAM ECC Data (Base+0x006C) */
  5976. vuint32_t R;
  5977. } REDR;
  5978. }; /* end of ECSM_tag */
  5979. /****************************************************************************/
  5980. /* MODULE : eDMA */
  5981. /****************************************************************************/
  5982. /* There are 4 different TCD structures which should be used based on */
  5983. /* how the DMA is configured as below. CAUTION - Do not mix TCD's */
  5984. /* */
  5985. /* Channel Linking Minor Loop Mapping Addressing TCD */
  5986. /* OFF OFF XBAR.TCD[x] */
  5987. /* OFF ON XBAR.ML_TCD[x] */
  5988. /* ON OFF XBAR.CL_TCD[X] */
  5989. /* ON ON XBAR.MLCL_TCD[X] */
  5990. /* */
  5991. /* (1) - Standard TCD (Channel Linking OFF, Minor Loop mapping OFF */
  5992. struct EDMA_TCD_STD_tag {
  5993. vuint32_t SADDR; /* Source address */
  5994. vuint16_t SMOD:5; /* Source address modulo */
  5995. vuint16_t SSIZE:3; /* Source data transfer size */
  5996. vuint16_t DMOD:5; /* Destination address modulo */
  5997. vuint16_t DSIZE:3; /* Destination data transfer size */
  5998. vint16_t SOFF; /* Source address signed offset */
  5999. vuint32_t NBYTES; /* Inner "minor" byte transfer count */
  6000. vint32_t SLAST; /* Last source address adjustment */
  6001. vuint32_t DADDR; /* Destination address */
  6002. vuint16_t CITERE_LINK:1; /* Enable ch-to-ch link on minor complete */
  6003. vuint16_t CITER:15; /* Current Major iteration count */
  6004. vint16_t DOFF; /* Destination address signed offset */
  6005. vint32_t DLAST_SGA; /* Last desitination address adjustment */
  6006. vuint16_t BITERE_LINK:1; /* Enable ch-to-ch link on minor complete */
  6007. vuint16_t BITER:15; /* Starting major iteration count */
  6008. vuint16_t BWC:2; /* Bandwidth & Priority Elevation control */
  6009. vuint16_t MAJORLINKCH:6; /* Link channel number */
  6010. vuint16_t DONE:1; /* Channel done */
  6011. vuint16_t ACTIVE:1; /* Channel active */
  6012. vuint16_t MAJORE_LINK:1; /* Enable ch-to-ch link on major complete */
  6013. vuint16_t E_SG:1; /* Enable scatter/gather processing */
  6014. vuint16_t D_REQ:1; /* Disable hardware request (ERQRL bit) */
  6015. vuint16_t INT_HALF:1; /* interrupt on Major loop half complete */
  6016. vuint16_t INT_MAJ:1; /* interrupt on major loop complete */
  6017. vuint16_t START:1; /* Chanel start */
  6018. }; /* End of Standard TCD tag */
  6019. /* (2) - ML_TCD (Channel Linking OFF, Minor Loop mapping Enabled */
  6020. /* (EMLM = 1) */
  6021. struct EDMA_TCD_MLMIRROR_tag {
  6022. vuint32_t SADDR; /* Source address */
  6023. vuint16_t SMOD:5; /* Source address modulo */
  6024. vuint16_t SSIZE:3; /* Source data transfer size */
  6025. vuint16_t DMOD:5; /* Destination address modulo */
  6026. vuint16_t DSIZE:3; /* Destination data transfer size */
  6027. vint16_t SOFF; /* Source address signed offset */
  6028. vuint32_t SMLOE:1; /* Source minor loop offset enabled */
  6029. vuint32_t DMLOE:1; /* Destination minor loop offset enable */
  6030. vuint32_t MLOFF:20; /* Minor loop offset */
  6031. vuint32_t NBYTES:10; /* Inner "minor" byte transfer count */
  6032. vint32_t SLAST; /* Last source address adjustment */
  6033. vuint32_t DADDR; /* Destination address */
  6034. vuint16_t CITERE_LINK:1; /* Enable ch-to-ch link on minor complete */
  6035. vuint16_t CITER:15; /* Current Major iteration count */
  6036. vint16_t DOFF; /* Destination address signed offset */
  6037. vint32_t DLAST_SGA; /* Last desitination address adjustment */
  6038. vuint16_t BITERE_LINK:1; /* Enable ch-to-ch link on minor complete */
  6039. vuint16_t BITER:15; /* Starting major iteration count */
  6040. vuint16_t BWC:2; /* Bandwidth & Priority Elevation control */
  6041. vuint16_t MAJORLINKCH:6; /* Link channel number */
  6042. vuint16_t DONE:1; /* Channel done */
  6043. vuint16_t ACTIVE:1; /* Channel active */
  6044. vuint16_t MAJORE_LINK:1; /* Enable ch-to-ch link on major complete */
  6045. vuint16_t E_SG:1; /* Enable scatter/gather processing */
  6046. vuint16_t D_REQ:1; /* Disable hardware request (ERQRL bit) */
  6047. vuint16_t INT_HALF:1; /* interrupt on Major loop half complete */
  6048. vuint16_t INT_MAJ:1; /* interrupt on major loop complete */
  6049. vuint16_t START:1; /* Chanel start */
  6050. }; /* End of EDMA_TCD_MLMIRROR_tag */
  6051. /* (3) - CL_TCD (Channel Linking Enabled, Minor Loop mapping OFF */
  6052. /* (CITERE_LINK = BITERE_LINK = 1) */
  6053. struct EDMA_TCD_CHLINK_tag {
  6054. vuint32_t SADDR; /* Source address */
  6055. vuint16_t SMOD:5; /* Source address modulo */
  6056. vuint16_t SSIZE:3; /* Source data transfer size */
  6057. vuint16_t DMOD:5; /* Destination address modulo */
  6058. vuint16_t DSIZE:3; /* Destination data transfer size */
  6059. vint16_t SOFF; /* Source address signed offset */
  6060. vuint32_t NBYTES; /* Inner "minor" byte transfer count */
  6061. vint32_t SLAST; /* Last source address adjustment */
  6062. vuint32_t DADDR; /* Destination address */
  6063. vuint16_t CITERE_LINK:1; /* Enable ch-to-ch link on minor complete */
  6064. vuint16_t CITERLINKCH:6; /* Link channel number */
  6065. vuint16_t CITER:9; /* Current Major iteration count */
  6066. vint16_t DOFF; /* Destination address signed offset */
  6067. vint32_t DLAST_SGA; /* Last desitination address adjustment */
  6068. vuint16_t BITERE_LINK:1; /* Enable ch-to-ch link on minor complete */
  6069. vuint16_t BITERLINKCH:6; /* Link channel number */
  6070. vuint16_t BITER:9; /* Starting Major iteration count */
  6071. vuint16_t BWC:2; /* Bandwidth & Priority Elevation control */
  6072. vuint16_t MAJORLINKCH:6; /* Link channel number */
  6073. vuint16_t DONE:1; /* Channel done */
  6074. vuint16_t ACTIVE:1; /* Channel active */
  6075. vuint16_t MAJORE_LINK:1; /* Enable ch-to-ch link on major complete */
  6076. vuint16_t E_SG:1; /* Enable scatter/gather processing */
  6077. vuint16_t D_REQ:1; /* Disable hardware request (ERQRL bit) */
  6078. vuint16_t INT_HALF:1; /* interrupt on Major loop half complete */
  6079. vuint16_t INT_MAJ:1; /* interrupt on major loop complete */
  6080. vuint16_t START:1; /* Chanel start */
  6081. }; /* end of EDMA_TCD_CHLINK_tag */
  6082. /* (4) - CL_TCD (Channel Linking Enabled, Minor Loop mapping Enabled */
  6083. /* (CITERE_LINK = BITERE_LINK = 1, EMLM = 1) */
  6084. struct EDMA_TCD_MLMIRROR_CHLINK_tag {
  6085. vuint32_t SADDR; /* Source address */
  6086. vuint16_t SMOD:5; /* Source address modulo */
  6087. vuint16_t SSIZE:3; /* Source data transfer size */
  6088. vuint16_t DMOD:5; /* Destination address modulo */
  6089. vuint16_t DSIZE:3; /* Destination data transfer size */
  6090. vint16_t SOFF; /* Source address signed offset */
  6091. vuint32_t SMLOE:1; /* Source minor loop offset enabled */
  6092. vuint32_t DMLOE:1; /* Destination minor loop offset enable */
  6093. vuint32_t MLOFF:20; /* Minor loop offset */
  6094. vuint32_t NBYTES:10; /* Inner "minor" byte transfer count */
  6095. vint32_t SLAST; /* Last source address adjustment */
  6096. vuint32_t DADDR; /* Destination address */
  6097. vuint16_t CITERE_LINK:1; /* Enable ch-to-ch link on minor complete */
  6098. vuint16_t CITERLINKCH:6; /* Link channel number */
  6099. vuint16_t CITER:9; /* Current Major iteration count */
  6100. vint16_t DOFF; /* Destination address signed offset */
  6101. vint32_t DLAST_SGA; /* Last desitination address adjustment */
  6102. vuint16_t BITERE_LINK:1; /* Enable ch-to-ch link on minor complete */
  6103. vuint16_t BITERLINKCH:6; /* Link channel number */
  6104. vuint16_t BITER:9; /* Starting Major iteration count */
  6105. vuint16_t BWC:2; /* Bandwidth & Priority Elevation control */
  6106. vuint16_t MAJORLINKCH:6; /* Link channel number */
  6107. vuint16_t DONE:1; /* Channel done */
  6108. vuint16_t ACTIVE:1; /* Channel active */
  6109. vuint16_t MAJORE_LINK:1; /* Enable ch-to-ch link on major complete */
  6110. vuint16_t E_SG:1; /* Enable scatter/gather processing */
  6111. vuint16_t D_REQ:1; /* Disable hardware request (ERQRL bit) */
  6112. vuint16_t INT_HALF:1; /* interrupt on Major loop half complete */
  6113. vuint16_t INT_MAJ:1; /* interrupt on major loop complete */
  6114. vuint16_t START:1; /* Chanel start */
  6115. }; /* end of EDMA_TCD_MLMIRROR_CHLINK_tag */
  6116. struct EDMA_tag {
  6117. union { /* Control (Base+0x0000) */
  6118. vuint32_t R;
  6119. struct {
  6120. vuint32_t:14;
  6121. vuint32_t CX:1;
  6122. vuint32_t ECX:1;
  6123. vuint32_t:2; /* vuint32_t GRP3PRI:2; (Not implemented B3M) */
  6124. vuint32_t:2; /* vuint32_t GRP2PRI:2; (Not implemented B3M) */
  6125. vuint32_t:2; /* vuint32_t GRP1PRI:2; (Not implemented B3M) */
  6126. vuint32_t GRP0PRI:2;
  6127. vuint32_t EMLM:1;
  6128. vuint32_t CLM:1;
  6129. vuint32_t HALT:1;
  6130. vuint32_t HOE:1;
  6131. vuint32_t ERGA:1;
  6132. vuint32_t ERCA:1;
  6133. vuint32_t EDBG:1;
  6134. vuint32_t EBW:1;
  6135. } B;
  6136. } CR;
  6137. union { /* Error Status (Base+0x0004) */
  6138. vuint32_t R;
  6139. struct {
  6140. vuint32_t VLD:1;
  6141. vuint32_t:14;
  6142. vuint32_t:1; /* vuint32_t ECX:1; (Not implemented B3M) */
  6143. vuint32_t:1; /* vuint32_t GPE:1; (Not implemented B3M) */
  6144. vuint32_t CPE:1;
  6145. vuint32_t ERRCHN:6;
  6146. vuint32_t SAE:1;
  6147. vuint32_t SOE:1;
  6148. vuint32_t DAE:1;
  6149. vuint32_t DOE:1;
  6150. vuint32_t NCE:1;
  6151. vuint32_t SGE:1;
  6152. vuint32_t SBE:1;
  6153. vuint32_t DBE:1;
  6154. } B;
  6155. } ESR;
  6156. vuint8_t eDMA_reserved0[4]; /* Reserved 4 bytes (Base+0x0008-0x000B) */
  6157. union { /* Enable Request Low Ch31..0 (Base+0x000C) */
  6158. vuint32_t R;
  6159. struct {
  6160. vuint32_t ERQ31:1;
  6161. vuint32_t ERQ30:1;
  6162. vuint32_t ERQ29:1;
  6163. vuint32_t ERQ28:1;
  6164. vuint32_t ERQ27:1;
  6165. vuint32_t ERQ26:1;
  6166. vuint32_t ERQ25:1;
  6167. vuint32_t ERQ24:1;
  6168. vuint32_t ERQ23:1;
  6169. vuint32_t ERQ22:1;
  6170. vuint32_t ERQ21:1;
  6171. vuint32_t ERQ20:1;
  6172. vuint32_t ERQ19:1;
  6173. vuint32_t ERQ18:1;
  6174. vuint32_t ERQ17:1;
  6175. vuint32_t ERQ16:1;
  6176. vuint32_t ERQ15:1;
  6177. vuint32_t ERQ14:1;
  6178. vuint32_t ERQ13:1;
  6179. vuint32_t ERQ12:1;
  6180. vuint32_t ERQ11:1;
  6181. vuint32_t ERQ10:1;
  6182. vuint32_t ERQ09:1;
  6183. vuint32_t ERQ08:1;
  6184. vuint32_t ERQ07:1;
  6185. vuint32_t ERQ06:1;
  6186. vuint32_t ERQ05:1;
  6187. vuint32_t ERQ04:1;
  6188. vuint32_t ERQ03:1;
  6189. vuint32_t ERQ02:1;
  6190. vuint32_t ERQ01:1;
  6191. vuint32_t ERQ00:1;
  6192. } B;
  6193. } ERQRL;
  6194. vuint8_t eDMA_reserved1[4]; /* Reserved 4 bytes (Base+0x0010-0x0013) */
  6195. union { /* nable Error Interrupt Low (Base+0x0014) */
  6196. vuint16_t R;
  6197. struct {
  6198. vuint32_t EEI31:1;
  6199. vuint32_t EEI30:1;
  6200. vuint32_t EEI29:1;
  6201. vuint32_t EEI28:1;
  6202. vuint32_t EEI27:1;
  6203. vuint32_t EEI26:1;
  6204. vuint32_t EEI25:1;
  6205. vuint32_t EEI24:1;
  6206. vuint32_t EEI23:1;
  6207. vuint32_t EEI22:1;
  6208. vuint32_t EEI21:1;
  6209. vuint32_t EEI20:1;
  6210. vuint32_t EEI19:1;
  6211. vuint32_t EEI18:1;
  6212. vuint32_t EEI17:1;
  6213. vuint32_t EEI16:1;
  6214. vuint32_t EEI15:1;
  6215. vuint32_t EEI14:1;
  6216. vuint32_t EEI13:1;
  6217. vuint32_t EEI12:1;
  6218. vuint32_t EEI11:1;
  6219. vuint32_t EEI10:1;
  6220. vuint32_t EEI09:1;
  6221. vuint32_t EEI08:1;
  6222. vuint32_t EEI07:1;
  6223. vuint32_t EEI06:1;
  6224. vuint32_t EEI05:1;
  6225. vuint32_t EEI04:1;
  6226. vuint32_t EEI03:1;
  6227. vuint32_t EEI02:1;
  6228. vuint32_t EEI01:1;
  6229. vuint32_t EEI00:1;
  6230. } B;
  6231. } EEIRL;
  6232. union { /* DMA Set Enable Request (Base+0x0018) */
  6233. vuint8_t R;
  6234. struct {
  6235. vuint8_t NOP:1;
  6236. vuint8_t SERQ:7;
  6237. } B;
  6238. } SERQR;
  6239. union { /* DMA Clear Enable Request (Base+0x0019) */
  6240. vuint8_t R;
  6241. struct {
  6242. vuint8_t:1; /* vuint8_t NOP:1; */
  6243. vuint8_t CERQ:7;
  6244. } B;
  6245. } CERQR;
  6246. union { /* DMA Set Enable Error Interrupt (Base+0x001A) */
  6247. vuint8_t R;
  6248. struct {
  6249. vuint8_t:1; /* vuint8_t NOP:1; */
  6250. vuint8_t SEEI:7;
  6251. } B;
  6252. } SEEIR;
  6253. union { /* DMA Clr Enable Error Interrupt (Base+0x001B) */
  6254. vuint8_t R;
  6255. struct {
  6256. vuint8_t:1;
  6257. vuint8_t CEEI:7;
  6258. } B;
  6259. } CEEIR;
  6260. union { /* DMA Clear Interrupt Request (Base+0x001C) */
  6261. vuint8_t R;
  6262. struct {
  6263. vuint8_t:1; /* vuint8_t NOP:1; */
  6264. vuint8_t CINT:7;
  6265. } B;
  6266. } CIRQR;
  6267. union { /* DMA Clear error (Base+0x001D) */
  6268. vuint8_t R;
  6269. struct {
  6270. vuint8_t:1; /* vuint8_t NOP:1; */
  6271. vuint8_t CERR:7;
  6272. } B;
  6273. } CERR;
  6274. union { /* DMA Set Start Bit (Base+0x001E) */
  6275. vuint8_t R;
  6276. struct {
  6277. vuint8_t:1; /* vuint8_t NOP:1; */
  6278. vuint8_t SSB:7;
  6279. } B;
  6280. } SSBR;
  6281. union { /* DMA Clear Done Status Bit (Base+0x001F) */
  6282. vuint8_t R;
  6283. struct {
  6284. vuint8_t:1; /* vuint8_t NOP:1; */
  6285. vuint8_t CDSB:7;
  6286. } B;
  6287. } CDSBR;
  6288. vuint8_t eDMA_reserved2[4]; /* Reserved 4 bytes (Base+0x0020-0x0023) */
  6289. union { /* DMA Interrupt Req Low Ch31..0 (+0x0024) */
  6290. vuint32_t R;
  6291. struct {
  6292. vuint32_t INT31:1;
  6293. vuint32_t INT30:1;
  6294. vuint32_t INT29:1;
  6295. vuint32_t INT28:1;
  6296. vuint32_t INT27:1;
  6297. vuint32_t INT26:1;
  6298. vuint32_t INT25:1;
  6299. vuint32_t INT24:1;
  6300. vuint32_t INT23:1;
  6301. vuint32_t INT22:1;
  6302. vuint32_t INT21:1;
  6303. vuint32_t INT20:1;
  6304. vuint32_t INT19:1;
  6305. vuint32_t INT18:1;
  6306. vuint32_t INT17:1;
  6307. vuint32_t INT16:1;
  6308. vuint32_t INT15:1;
  6309. vuint32_t INT14:1;
  6310. vuint32_t INT13:1;
  6311. vuint32_t INT12:1;
  6312. vuint32_t INT11:1;
  6313. vuint32_t INT10:1;
  6314. vuint32_t INT09:1;
  6315. vuint32_t INT08:1;
  6316. vuint32_t INT07:1;
  6317. vuint32_t INT06:1;
  6318. vuint32_t INT05:1;
  6319. vuint32_t INT04:1;
  6320. vuint32_t INT03:1;
  6321. vuint32_t INT02:1;
  6322. vuint32_t INT01:1;
  6323. vuint32_t INT00:1;
  6324. } B;
  6325. } IRQRL;
  6326. vuint8_t eDMA_reserved3[4]; /* Reserved 4 bytes (Base+0x0028-0x002B) */
  6327. union { /* DMA Error Low Ch31..0 (Base+0x002C) */
  6328. vuint32_t R;
  6329. struct {
  6330. vuint32_t ERR31:1;
  6331. vuint32_t ERR30:1;
  6332. vuint32_t ERR29:1;
  6333. vuint32_t ERR28:1;
  6334. vuint32_t ERR27:1;
  6335. vuint32_t ERR26:1;
  6336. vuint32_t ERR25:1;
  6337. vuint32_t ERR24:1;
  6338. vuint32_t ERR23:1;
  6339. vuint32_t ERR22:1;
  6340. vuint32_t ERR21:1;
  6341. vuint32_t ERR20:1;
  6342. vuint32_t ERR19:1;
  6343. vuint32_t ERR18:1;
  6344. vuint32_t ERR17:1;
  6345. vuint32_t ERR16:1;
  6346. vuint32_t ERR15:1;
  6347. vuint32_t ERR14:1;
  6348. vuint32_t ERR13:1;
  6349. vuint32_t ERR12:1;
  6350. vuint32_t ERR11:1;
  6351. vuint32_t ERR10:1;
  6352. vuint32_t ERR09:1;
  6353. vuint32_t ERR08:1;
  6354. vuint32_t ERR07:1;
  6355. vuint32_t ERR06:1;
  6356. vuint32_t ERR05:1;
  6357. vuint32_t ERR04:1;
  6358. vuint32_t ERR03:1;
  6359. vuint32_t ERR02:1;
  6360. vuint32_t ERR01:1;
  6361. vuint32_t ERR00:1;
  6362. } B;
  6363. } ERL;
  6364. vuint8_t eDMA_reserved4[4]; /* Reserved 4 bytes (Base+0x0030-0x0033) */
  6365. union { /* DMA Hardware Request Stat Low (Base+0x0034) */
  6366. vuint32_t R;
  6367. struct {
  6368. vuint32_t HRS31:1;
  6369. vuint32_t HRS30:1;
  6370. vuint32_t HRS29:1;
  6371. vuint32_t HRS28:1;
  6372. vuint32_t HRS27:1;
  6373. vuint32_t HRS26:1;
  6374. vuint32_t HRS25:1;
  6375. vuint32_t HRS24:1;
  6376. vuint32_t HRS23:1;
  6377. vuint32_t HRS22:1;
  6378. vuint32_t HRS21:1;
  6379. vuint32_t HRS20:1;
  6380. vuint32_t HRS19:1;
  6381. vuint32_t HRS18:1;
  6382. vuint32_t HRS17:1;
  6383. vuint32_t HRS16:1;
  6384. vuint32_t HRS15:1;
  6385. vuint32_t HRS14:1;
  6386. vuint32_t HRS13:1;
  6387. vuint32_t HRS12:1;
  6388. vuint32_t HRS11:1;
  6389. vuint32_t HRS10:1;
  6390. vuint32_t HRS09:1;
  6391. vuint32_t HRS08:1;
  6392. vuint32_t HRS07:1;
  6393. vuint32_t HRS06:1;
  6394. vuint32_t HRS05:1;
  6395. vuint32_t HRS04:1;
  6396. vuint32_t HRS03:1;
  6397. vuint32_t HRS02:1;
  6398. vuint32_t HRS01:1;
  6399. vuint32_t HRS00:1;
  6400. } B;
  6401. } HRSL;
  6402. vuint8_t eDMA_reserved5[200]; /* Reserved 200 bytes (Base+0x0038-0x00FF)*/
  6403. union { /* Channel n Priority (Base+0x0100-0x011F) */
  6404. vuint8_t R;
  6405. struct {
  6406. vuint8_t ECP:1;
  6407. vuint8_t DPA:1;
  6408. vuint8_t GRPPRI:2;
  6409. vuint8_t CHPRI:4;
  6410. } B;
  6411. } CPR[32];
  6412. vuint8_t eDMA_reserved6[3808]; /* Reserved 3808 bytes (+0x0120-0x0FFF) */
  6413. union { /* 4 different TCD definitions depending on operating mode */
  6414. /* Default TCD (Channel Linking and Minor Loop Maping disabled) */
  6415. struct EDMA_TCD_STD_tag TCD[32];
  6416. /* ML_TCD (Channel Linking disabled, Minor Loop Mapping enabled) */
  6417. struct EDMA_TCD_MLMIRROR_tag ML_TCD[32];
  6418. /* CL_TCD (Channel Linking enabled, Minor Loop Mapping disabled) */
  6419. struct EDMA_TCD_CHLINK_tag CL_TCD[32];
  6420. /* MLCL_TCD (Channel Linking enabled, Minor Loop Mapping enabled) */
  6421. struct EDMA_TCD_MLMIRROR_CHLINK_tag MLCL_TCD[32];
  6422. };
  6423. }; /* end of EDMA_tag */
  6424. /*************************************************************************/
  6425. /* MODULE : INTC */
  6426. /*************************************************************************/
  6427. struct INTC_tag {
  6428. union { /* INTC Module Configuration (Base+0x0000) */
  6429. vuint32_t R;
  6430. struct {
  6431. vuint32_t:18;
  6432. vuint32_t VTES_PRC1:1;
  6433. vuint32_t:4;
  6434. vuint32_t HVEN_PRC1:1;
  6435. vuint32_t:2;
  6436. vuint32_t VTES_PRC0:1;
  6437. vuint32_t:4;
  6438. vuint32_t HVEN_PRC0:1;
  6439. } B;
  6440. } MCR;
  6441. vuint8_t INTC_reserved0[4]; /* reserved 4 bytes (Base+0x0004-0x0007) */
  6442. union { /* INTC Current Priority Proc0 (Z4) (Base+0x0008) */
  6443. vuint32_t R;
  6444. struct {
  6445. vuint32_t:28;
  6446. vuint32_t PRI:4;
  6447. } B;
  6448. } CPR_PRC0;
  6449. union { /* INTC Current Priority Proc1 (Z0) (Base+0x000C) */
  6450. vuint32_t R;
  6451. struct {
  6452. vuint32_t:28;
  6453. vuint32_t PRI:4;
  6454. } B;
  6455. } CPR_PRC1;
  6456. union { /* INTC Interrupt Acknowledge Proc0 (Z4) (Base+0x0010) */
  6457. vuint32_t R;
  6458. struct {
  6459. vuint32_t VTBA_PRC0:21;
  6460. vuint32_t INTVEC_PRC0:9;
  6461. vuint32_t:2;
  6462. } B;
  6463. } IACKR_PRC0;
  6464. union { /* INTC Interrupt Acknowledge Proc1 (Z0) (Base+0x0014) */
  6465. vuint32_t R;
  6466. struct {
  6467. vuint32_t VTBA_PRC1:21;
  6468. vuint32_t INTVEC_PRC1:9;
  6469. vuint32_t:2;
  6470. } B;
  6471. } IACKR_PRC1;
  6472. union { /* INTC End Of Interrupt Proc0 (Z4) (Base+0x0018) */
  6473. vuint32_t R;
  6474. /* CHIBIOS FIX
  6475. struct {
  6476. vuint32_t:32;
  6477. } B;*/
  6478. } EOIR_PRC0;
  6479. union { /* INTC End Of Interrupt Proc1 (Z0) (Base+0x001C) */
  6480. vuint32_t R;
  6481. /* CHIBIOS FIX
  6482. struct {
  6483. vuint32_t:32;
  6484. } B;*/
  6485. } EOIR_PRC1;
  6486. union { /* INTC Software Set/Clear Interrupt0-7 (+0x0020-0x0027) */
  6487. vuint8_t R;
  6488. struct {
  6489. vuint8_t:6;
  6490. vuint8_t SET:1;
  6491. vuint8_t CLR:1;
  6492. } B;
  6493. } SSCIR[8];
  6494. vuint8_t INTC_reserved1[24]; /* Reserved 24 bytes (Base+0x0028-0x003F) */
  6495. union { /* INTC Priority Select (Base+0x0040-0x0157) */
  6496. vuint8_t R;
  6497. struct {
  6498. vuint8_t PRC_SEL:2;
  6499. vuint8_t:2;
  6500. vuint8_t PRI:4;
  6501. } B;
  6502. } PSR[279];
  6503. }; /* end of INTC_tag */
  6504. /****************************************************************************/
  6505. /* MODULE : FEC (Fast Ethernet Controller) */
  6506. /****************************************************************************/
  6507. struct FEC_tag {
  6508. vuint8_t FEC_reserved0[4100]; /*Reserved 4100 bytes (Base+0x0000-0x0103)*/
  6509. union { /* FEC Interrupt Event (Base+0x1004) */
  6510. vuint32_t R;
  6511. struct {
  6512. vuint32_t HBERR:1;
  6513. vuint32_t BABR:1;
  6514. vuint32_t BABT:1;
  6515. vuint32_t GRA:1;
  6516. vuint32_t TXF:1;
  6517. vuint32_t TXB:1;
  6518. vuint32_t RXF:1;
  6519. vuint32_t RXB:1;
  6520. vuint32_t MII:1;
  6521. vuint32_t EBERR:1;
  6522. vuint32_t LC:1;
  6523. vuint32_t RL:1;
  6524. vuint32_t UN:1;
  6525. vuint32_t:19;
  6526. } B;
  6527. } EIR;
  6528. union { /* Interrupt Mask (Base+0x1008) */
  6529. vuint32_t R;
  6530. struct {
  6531. vuint32_t HBERR:1;
  6532. vuint32_t BABR:1;
  6533. vuint32_t BABT:1;
  6534. vuint32_t GRA:1;
  6535. vuint32_t TXF:1;
  6536. vuint32_t TXB:1;
  6537. vuint32_t RXF:1;
  6538. vuint32_t RXB:1;
  6539. vuint32_t MII:1;
  6540. vuint32_t EBERR:1;
  6541. vuint32_t LC:1;
  6542. vuint32_t RL:1;
  6543. vuint32_t UN:1;
  6544. vuint32_t:19;
  6545. } B;
  6546. } EIMR;
  6547. vuint8_t FEC_reserved1[4]; /* Reserved 4 Bytes (Base+0x100C-0x100F) */
  6548. union { /* FEC Receive Descriptor Active (Base+0x1010) */
  6549. vuint32_t R;
  6550. struct {
  6551. vuint32_t:7;
  6552. vuint32_t R_DES_ACTIVE:1;
  6553. vuint32_t:24;
  6554. } B;
  6555. } RDAR;
  6556. union { /* FEC TX Descriptor Active (Base+0x1014) */
  6557. vuint32_t R;
  6558. struct {
  6559. vuint32_t:7;
  6560. vuint32_t X_DES_ACTIVE:1;
  6561. vuint32_t:24;
  6562. } B;
  6563. } TDAR;
  6564. vuint8_t FEC_reserved2[12]; /* Reserved 12 Bytes (Base+0x1018-0x1023) */
  6565. union { /* FEC Ethernet Control (Base+0x1024) */
  6566. vuint32_t R;
  6567. struct {
  6568. vuint32_t:30;
  6569. vuint32_t ETHER_EN:1;
  6570. vuint32_t RESET:1;
  6571. } B;
  6572. } ECR;
  6573. vuint8_t FEC_reserved3[24]; /* Reserved 24 Bytes (Base+0x1028-0x103F) */
  6574. union { /* FEC Management Frame (Base+0x1040) */
  6575. vuint32_t R;
  6576. struct {
  6577. vuint32_t ST:2;
  6578. vuint32_t OP:2;
  6579. vuint32_t PA:5;
  6580. vuint32_t RA:5;
  6581. vuint32_t TA:2;
  6582. vuint32_t DATA:16;
  6583. } B;
  6584. } MDATA;
  6585. union { /* FEC MII Speed Control (Base+0x1044) */
  6586. vuint32_t R;
  6587. struct {
  6588. vuint32_t:24;
  6589. vuint32_t DIS_PREAMBLE:1;
  6590. vuint32_t MII_SPEED:6;
  6591. vuint32_t:1;
  6592. } B;
  6593. } MSCR;
  6594. vuint8_t FEC_reserved4[28]; /* Reserved 28 Bytes (Base+0x1048-0x1063) */
  6595. union { /* FEC MIB Control (Base+0x1064) */
  6596. vuint32_t R;
  6597. struct {
  6598. vuint32_t MIB_DISABLE:1;
  6599. vuint32_t MIB_IDLE:1;
  6600. vuint32_t:30;
  6601. } B;
  6602. } MIBC;
  6603. vuint8_t FEC_reserved5[28]; /* Reserved 28 Bytes (Base+0x1068-0x1083) */
  6604. union { /* FEC Receive Control (Base+0x1084) */
  6605. vuint32_t R;
  6606. struct {
  6607. vuint32_t:5;
  6608. vuint32_t MAX_FL:11;
  6609. vuint32_t:10;
  6610. vuint32_t FCE:1;
  6611. vuint32_t BC_REJ:1;
  6612. vuint32_t PROM:1;
  6613. vuint32_t MII_MODE:1;
  6614. vuint32_t DRT:1;
  6615. vuint32_t LOOP:1;
  6616. } B;
  6617. } RCR;
  6618. vuint8_t FEC_reserved6[60]; /* Reserved 60 Bytes (Base+0x1088-0x10C3) */
  6619. union { /* FEC Transmit Control (Base+0x10C4) */
  6620. vuint32_t R;
  6621. struct {
  6622. vuint32_t:27;
  6623. vuint32_t RFC_PAUSE:1;
  6624. vuint32_t TFC_PAUSE:1;
  6625. vuint32_t FDEN:1;
  6626. vuint32_t HBC:1;
  6627. vuint32_t GTS:1;
  6628. } B;
  6629. } TCR;
  6630. vuint8_t FEC_reserved7[28]; /* Reserved 28 Bytes (Base+0x10C8-0x10E3) */
  6631. union { /* FEC Physical Address Low (Base+0x10E4) */
  6632. vuint32_t R;
  6633. struct {
  6634. vuint32_t PADDR1:32;
  6635. } B;
  6636. } PALR;
  6637. union { /* FEC Physical Address High (Base+0x10E8) */
  6638. vuint32_t R;
  6639. struct {
  6640. vuint32_t PADDR2:16;
  6641. vuint32_t TYPE:16;
  6642. } B;
  6643. } PAUR;
  6644. union { /* Opcode/Pause Duration (Base+0x10EC) */
  6645. vuint32_t R;
  6646. struct {
  6647. vuint32_t OPCODE:16;
  6648. vuint32_t PAUSE_DUR:16;
  6649. } B;
  6650. } OPD;
  6651. vuint8_t FEC_reserved8[40]; /* Reserved 40 Bytes (Base+0x10F0-0x1117) */
  6652. union { /*FEC Descriptor Individual Upper Addr (+0x1118)*/
  6653. vuint32_t R;
  6654. struct {
  6655. vuint32_t IADDR1:32;
  6656. } B;
  6657. } IAUR;
  6658. union { /*FEC Descriptor Individual Lower Addr (+0x111C)*/
  6659. vuint32_t R;
  6660. struct {
  6661. vuint32_t IADDR2:32;
  6662. } B;
  6663. } IALR;
  6664. union { /* FEC Descriptor Group Upper Addr (Base+0x1120)*/
  6665. vuint32_t R;
  6666. struct {
  6667. vuint32_t GADDR1:32;
  6668. } B;
  6669. } GAUR;
  6670. union { /* FEC Descriptor Group Lower Addr (Base+0x1124)*/
  6671. vuint32_t R;
  6672. struct {
  6673. vuint32_t GADDR2:32;
  6674. } B;
  6675. } GALR;
  6676. vuint8_t FEC_reserved9[28]; /* Reserved 28 Bytes (Base+0x1128-0x1143) */
  6677. union { /* FEC FIFO Transmit FIFO Watermark (+0x1144) */
  6678. vuint32_t R;
  6679. struct {
  6680. vuint32_t:30;
  6681. vuint32_t X_WMRK:2;
  6682. } B;
  6683. } TFWR;
  6684. vuint8_t FEC_reserved10[4]; /* Reserved 4 Bytes (Base+0x1148-0x114B) */
  6685. union { /* FEC FIFO Receive Bound (Base+0x114C) */
  6686. vuint32_t R;
  6687. struct {
  6688. vuint32_t:22;
  6689. vuint32_t R_BOUND:8;
  6690. vuint32_t:2;
  6691. } B;
  6692. } FRBR;
  6693. union { /* FEC FIFO Receive FIFO Start (Base+0x1150) */
  6694. vuint32_t R;
  6695. struct {
  6696. vuint32_t:22;
  6697. vuint32_t R_FSTART:8;
  6698. vuint32_t:2;
  6699. } B;
  6700. } FRSR;
  6701. vuint8_t FEC_reserved11[44]; /* Reserved 44 Bytes (Base+0x1154-0x117F) */
  6702. union { /* FEC Receive Descriptor Ring Start (+0x1180) */
  6703. vuint32_t R;
  6704. struct {
  6705. vuint32_t R_DES_START:30;
  6706. vuint32_t:2;
  6707. } B;
  6708. } ERDSR;
  6709. union { /* FEC Transmit Descriptor Ring Start (+0x1184) */
  6710. vuint32_t R;
  6711. struct {
  6712. vuint32_t X_DES_START:30;
  6713. vuint32_t:2;
  6714. } B;
  6715. } ETDSR;
  6716. union { /* FEC Max Receive Buffer Size (Base+0x1188) */
  6717. vuint32_t R;
  6718. struct {
  6719. vuint32_t:21;
  6720. vuint32_t R_BUF_SIZE:7;
  6721. vuint32_t:4;
  6722. } B;
  6723. } EMRBR;
  6724. vuint8_t FEC_reserved12[116]; /*Reserved 116 Bytes (Base+0x118C-0x11FF) */
  6725. /* --- FEC MIB Counters Registers Below (Base+0x12000) --- */
  6726. union { /* MIB Count frames not counted correctly (Base+0x1200)*/
  6727. vuint32_t R;
  6728. } RMON_T_DROP;
  6729. union { /* MIB RMON Tx packet count (Base+0x1204) */
  6730. vuint32_t R;
  6731. } RMON_T_PACKETS;
  6732. union { /* MIB RMON Tx Broadcast Packets (Base+0x1208) */
  6733. vuint32_t R;
  6734. } RMON_T_BC_PKT;
  6735. union { /* MIB RMON Tx Multicast Packets (Base+0x120C) */
  6736. vuint32_t R;
  6737. } RMON_T_MC_PKT;
  6738. union { /* MIB RMON Tx Packets w CRC/Align err (+0x1210)*/
  6739. vuint32_t R;
  6740. } RMON_T_CRC_ALIGN;
  6741. union { /* MIB RMON Tx Packets < 64 bytes, good crc (+0x1214)*/
  6742. vuint32_t R;
  6743. } RMON_T_UNDERSIZE;
  6744. union { /* RMON Tx Packets > MAX_FL bytes, good crc (+0x1218) */
  6745. vuint32_t R;
  6746. } RMON_T_OVERSIZE;
  6747. union { /* MIB RMON Tx Packets < 64 bytes, bad crc (+0x121C) */
  6748. vuint32_t R;
  6749. } RMON_T_FRAG;
  6750. union { /* MIB RMON Tx Packets > MAX_FL bytes, bad crc (+0x1220) */
  6751. vuint32_t R;
  6752. } RMON_T_JAB;
  6753. union { /* MIB RMON Tx collision count (Base+0x1224)*/
  6754. vuint32_t R;
  6755. } RMON_T_COL;
  6756. union { /* MIB RMON Tx 64 byte packets (Base+0x1228) */
  6757. vuint32_t R;
  6758. } RMON_T_P64;
  6759. union { /* MIB RMON Tx 65 to 127 byte packets (+0x122C) */
  6760. vuint32_t R;
  6761. } RMON_T_P65TO127;
  6762. union { /* MIB RMON Tx 128 to 255 byte packets (+0x1230)*/
  6763. vuint32_t R;
  6764. } RMON_T_P128TO255;
  6765. union { /* MIB RMON Tx 256 to 511 byte packets (+0x1234)*/
  6766. vuint32_t R;
  6767. } RMON_T_P256TO511;
  6768. union { /* MIB RMON Tx 512 to 1023 byte packets (+0x1238)*/
  6769. vuint32_t R;
  6770. } RMON_T_P512TO1023;
  6771. union { /* MIB RMON Tx 1024 to 2047 byte packets (+0x123C)*/
  6772. vuint32_t R;
  6773. } RMON_T_P1024TO2047;
  6774. union { /* MIB RMON Tx packets w > 2048 bytes (+0x1240) */
  6775. vuint32_t R;
  6776. } RMON_T_P_GTE2048;
  6777. union { /* MIB RMON Tx Octets (Base+0x1244) */
  6778. vuint32_t R;
  6779. } RMON_T_OCTETS;
  6780. union { /* MIB Count of frames not counted correct (+0x1248)*/
  6781. vuint32_t R;
  6782. } IEEE_T_DROP;
  6783. union { /* MIB Frames Transmitted OK (Base+124C) */
  6784. vuint32_t R;
  6785. } IEEE_T_FRAME_OK;
  6786. union { /* MIB Frames Tx'd with Single Collision (+0x1250)*/
  6787. vuint32_t R;
  6788. } IEEE_T_1COL;
  6789. union { /* MIB Frames Tx'd with mult Collision (+0x1254)*/
  6790. vuint32_t R;
  6791. } IEEE_T_MCOL;
  6792. union { /* MIB Frames Tx'd after Deferral Delay (+0x1258)*/
  6793. vuint32_t R;
  6794. } IEEE_T_DEF;
  6795. union { /* MIB Frames Tx'd with Late Collision (+0x125C)*/
  6796. vuint32_t R;
  6797. } IEEE_T_LCOL;
  6798. union { /* MIB Frames Tx'd with Excessive Collisions (+0x1260)*/
  6799. vuint32_t R;
  6800. } IEEE_T_EXCOL;
  6801. union { /* MIB Frames Tx'd with Tx FIFO Underrun (+0x1264)*/
  6802. vuint32_t R;
  6803. } IEEE_T_MACERR;
  6804. union { /* MIB Frames Tx'd with Carrier Sense Error (+0x1268) */
  6805. vuint32_t R;
  6806. } IEEE_T_CSERR;
  6807. union { /* MIB Frames Tx'd with SQE Error (Base+0x126C) */
  6808. vuint32_t R;
  6809. } IEEE_T_SQE;
  6810. union { /* MIB Flow Control Pause frames tx'd (+0x1270) */
  6811. vuint32_t R;
  6812. } IEEE_T_FDXFC;
  6813. union { /* MIB Octet count for Frames Tx'd w/o Error (+0x1274)*/
  6814. vuint32_t R;
  6815. } IEEE_T_OCTETS_OK;
  6816. vuint8_t FEC_reserved13[8]; /*Reserved 12 Bytes (Base+0x1278-0x127F) */
  6817. union { /* MIB RMON # frames not counted correct (+0x1280) */
  6818. vuint32_t R;
  6819. } RMON_R_DROP;
  6820. union { /* MIB RMON Rx packet count (Base+0x1284) */
  6821. vuint32_t R;
  6822. } RMON_R_PACKETS;
  6823. union { /* MIB RMON Rx Broadcast Packets (Base+0x1288) */
  6824. vuint32_t R;
  6825. } RMON_R_BC_PKT;
  6826. union { /* MIB RMON Rx Multicast Packets (Base+0x128C) */
  6827. vuint32_t R;
  6828. } RMON_R_MC_PKT;
  6829. union { /* MIB RMON Rx Packets w CRC/Align error (+0x1290)*/
  6830. vuint32_t R;
  6831. } RMON_R_CRC_ALIGN;
  6832. union { /* MIB RMON Rx Packets < 64 bytes, good crc (+0x1294)*/
  6833. vuint32_t R;
  6834. } RMON_R_UNDERSIZE;
  6835. union { /* MIB RMON Rx Packets > MAX_FL bytes, good crc (+0x1298)*/
  6836. vuint32_t R;
  6837. } RMON_R_OVERSIZE;
  6838. union { /* MIB RMON Rx Packets < 64 bytes, bad crc (+0x129C)*/
  6839. vuint32_t R;
  6840. } RMON_R_FRAG;
  6841. union { /* MIB RMON Rx Packets > MAX_FL bytes, bad crc (0x12A0)*/
  6842. vuint32_t R;
  6843. } RMON_R_JAB;
  6844. vuint8_t FEC_reserved14[4]; /*Reserved 4 Bytes (Base+0x12A4-0x12A7) */
  6845. union { /* MIB RMON Rx 64 byte packets (Base+0x12A8) */
  6846. vuint32_t R;
  6847. } RMON_R_P64;
  6848. union { /* MIB RMON Rx 65 to 127 byte packets (+0x12AC) */
  6849. vuint32_t R;
  6850. } RMON_R_P65TO127;
  6851. union { /* MIB RMON Rx 128 to 255 byte packets (+0x12B0)*/
  6852. vuint32_t R;
  6853. } RMON_R_P128TO255;
  6854. union { /* MIB RMON Rx 256 to 511 byte packets (+0x12B4)*/
  6855. vuint32_t R;
  6856. } RMON_R_P256TO511;
  6857. union { /* MIB RMON Rx 512 to 1023 byte packets (+0x12B8)*/
  6858. vuint32_t R;
  6859. } RMON_R_P512TO1023;
  6860. union { /* MIB RMON Rx 1024 to 2047 byte packets (+0x12BC)*/
  6861. vuint32_t R;
  6862. } RMON_R_P1024TO2047;
  6863. union { /* MIB RMON Rx packets w > 2048 bytes (+0x12C0) */
  6864. vuint32_t R;
  6865. } RMON_R_P_GTE2048;
  6866. union { /* MIB RMON Rx Octets (Base+0x12C4) */
  6867. vuint32_t R;
  6868. } RMON_R_OCTETS;
  6869. union { /* MIB Count of frames not counted correctly (+0x12C8)*/
  6870. vuint32_t R;
  6871. } IEEE_R_DROP;
  6872. union { /* MIB Frames Received OK (Base+0x12CC) */
  6873. vuint32_t R;
  6874. } IEEE_R_FRAME_OK;
  6875. union { /* MIB Frames Received with CRC Error (+0x12D0) */
  6876. vuint32_t R;
  6877. } IEEE_R_CRC;
  6878. union { /* MIB Frames Received Alignment Error (+0x12D4)*/
  6879. vuint32_t R;
  6880. } IEEE_R_ALIGN;
  6881. union { /* MIB Receive Fifo Overflow count (+0x12D8) */
  6882. vuint32_t R;
  6883. } IEEE_R_MACERR;
  6884. union { /* MIB Flow Control Pause frames Rx'd (+0x12DC) */
  6885. vuint32_t R;
  6886. } IEEE_R_FDXFC;
  6887. union { /* MIB Octet count for Frames Rcvd w/o Error (+0x12E0)*/
  6888. vuint32_t R;
  6889. } IEEE_R_OCTETS_OK;
  6890. }; /* end of FEC_tag */
  6891. /****************************************************************************/
  6892. /* MODULE : DSPI */
  6893. /****************************************************************************/
  6894. struct DSPI_tag{
  6895. union { /* DSPI Module Configuraiton (Base+0x0000) */
  6896. vuint32_t R;
  6897. struct {
  6898. vuint32_t MSTR:1;
  6899. vuint32_t CONT_SCKE:1;
  6900. vuint32_t DCONF:2;
  6901. vuint32_t FRZ:1;
  6902. vuint32_t MTFE:1;
  6903. vuint32_t PCSSE:1;
  6904. vuint32_t ROOE:1;
  6905. vuint32_t :2; /* Chip selects 6,7 not bonded out on B3M */
  6906. vuint32_t PCSIS5:1;
  6907. vuint32_t PCSIS4:1;
  6908. vuint32_t PCSIS3:1;
  6909. vuint32_t PCSIS2:1;
  6910. vuint32_t PCSIS1:1;
  6911. vuint32_t PCSIS0:1;
  6912. vuint32_t :1;
  6913. vuint32_t MDIS:1;
  6914. vuint32_t DIS_TXF:1;
  6915. vuint32_t DIS_RXF:1;
  6916. vuint32_t CLR_TXF:1;
  6917. vuint32_t CLR_RXF:1;
  6918. vuint32_t SMPL_PT:2;
  6919. vuint32_t :6;
  6920. vuint32_t PES:1;
  6921. vuint32_t HALT:1;
  6922. } B;
  6923. } MCR;
  6924. vuint8_t DSPI_reserved00[4]; /* Reserved 4 bytes (Base+0x0004-0x0007) */
  6925. union { /* DSPI Transfer Count (Base+0x0008) */
  6926. vuint32_t R;
  6927. struct {
  6928. vuint32_t TCNT:16;
  6929. vuint32_t :16;
  6930. } B;
  6931. } TCR;
  6932. union { /* DSPI Clock & Tranfer Attrib 0-5 (+0x000C-0x0020) */
  6933. vuint32_t R;
  6934. struct {
  6935. vuint32_t DBR:1;
  6936. vuint32_t FMSZ:4;
  6937. vuint32_t CPOL:1;
  6938. vuint32_t CPHA:1;
  6939. vuint32_t LSBFE:1;
  6940. vuint32_t PCSSCK:2;
  6941. vuint32_t PASC:2;
  6942. vuint32_t PDT:2;
  6943. vuint32_t PBR:2;
  6944. vuint32_t CSSCK:4;
  6945. vuint32_t ASC:4;
  6946. vuint32_t DT:4;
  6947. vuint32_t BR:4;
  6948. } B;
  6949. } CTAR[6];
  6950. vuint8_t DSPI_reserved0[8]; /* Reserved 8 bytes (Base+0x0024-0x002B) */
  6951. union { /* DSPI Status (Base+0x002C) */
  6952. vuint32_t R;
  6953. struct {
  6954. vuint32_t TCF:1;
  6955. vuint32_t TXRXS:1;
  6956. vuint32_t :1;
  6957. vuint32_t EOQF:1;
  6958. vuint32_t TFUF:1;
  6959. vuint32_t :1;
  6960. vuint32_t TFFF:1;
  6961. vuint32_t :2;
  6962. vuint32_t DPEF:1; /* New on Bolero 3M */
  6963. vuint32_t SPEF:1; /* New on Bolero 3M */
  6964. vuint32_t DDIF:1; /* New on Bolero 3M */
  6965. vuint32_t RFOF:1;
  6966. vuint32_t :1;
  6967. vuint32_t RFDF:1;
  6968. vuint32_t :1;
  6969. vuint32_t TXCTR:4;
  6970. vuint32_t TXNXTPTR:4;
  6971. vuint32_t RXCTR:4;
  6972. vuint32_t POPNXTPTR:4;
  6973. } B;
  6974. } SR;
  6975. union { /* DSPI DMA/Int Request Select & Enable (+0x0030) */
  6976. vuint32_t R;
  6977. struct {
  6978. vuint32_t TCFRE:1;
  6979. vuint32_t :2;
  6980. vuint32_t EOQFRE:1;
  6981. vuint32_t TFUFRE:1;
  6982. vuint32_t :1;
  6983. vuint32_t TFFFRE:1;
  6984. vuint32_t TFFFDIRS:1;
  6985. vuint32_t :1;
  6986. vuint32_t DPEFRE:1; /* New on Bolero 3M */
  6987. vuint32_t SPEFRE:1; /* New on Bolero 3M */
  6988. vuint32_t DDIFRE:1; /* New on Bolero 3M */
  6989. vuint32_t RFOFRE:1;
  6990. vuint32_t :1;
  6991. vuint32_t RFDFRE:1;
  6992. vuint32_t RFDFDIRS:1;
  6993. vuint32_t :16;
  6994. } B;
  6995. } RSER;
  6996. union { /* DSPI Push TX FIFO (Base+0x0034) */
  6997. vuint32_t R;
  6998. struct {
  6999. vuint32_t CONT:1;
  7000. vuint32_t CTAS:3;
  7001. vuint32_t EOQ:1;
  7002. vuint32_t CTCNT:1;
  7003. vuint32_t PE:1; /* New on Bolero 3M */
  7004. vuint32_t PP:1; /* New on Bolero 3M */
  7005. vuint32_t :2; /* PCS 7..6 not implemented on B3M */
  7006. vuint32_t PCS5:1;
  7007. vuint32_t PCS4:1;
  7008. vuint32_t PCS3:1;
  7009. vuint32_t PCS2:1;
  7010. vuint32_t PCS1:1;
  7011. vuint32_t PCS0:1;
  7012. vuint32_t TXDATA:16;
  7013. } B;
  7014. } PUSHR;
  7015. union { /* DSPI Pop RX FIFO (Base+0x0038) */
  7016. vuint32_t R;
  7017. struct {
  7018. vuint32_t RXDATA:32; /* Changed t0 32-bit data on B3M */
  7019. } B;
  7020. } POPR;
  7021. union { /* DSPI Transmit FIFO 0-3 (Base+0x003C-0x0048)*/
  7022. vuint32_t R;
  7023. struct { /* This is MASTER mode config for B3M */
  7024. vuint32_t TXCMD:16; /* replace with TXDATA for B3M slave mode*/
  7025. vuint32_t TXDATA:16;
  7026. } B;
  7027. } TXFR[4];
  7028. vuint8_t DSPI_reserved1[48]; /* Reserved 48 bytes (Base+0x004C-0x007B) */
  7029. union { /* DSPI Receive FIFO 0-3 (Base+0x007C-0x0088) */
  7030. vuint32_t R;
  7031. struct {
  7032. vuint32_t RXDATA:32; /* Changed to 32-bit data on B3M */
  7033. } B;
  7034. } RXFR[4];
  7035. vuint8_t DSPI_reserved2[48]; /* Reserved 48 bytes (Base+0x008C-0x00BB) */
  7036. union { /* DSPI DSI Configuration (Base+0x00BC) */
  7037. vuint32_t R;
  7038. struct {
  7039. vuint32_t MTOE:1;
  7040. vuint32_t FMSZ4:1; /* New on Bolero 3M */
  7041. vuint32_t MTOCNT:6;
  7042. vuint32_t :3;
  7043. vuint32_t TSBC:1; /* New on Bolero 3M */
  7044. vuint32_t TXSS:1;
  7045. vuint32_t TPOL:1;
  7046. vuint32_t TRRE:1;
  7047. vuint32_t CID:1;
  7048. vuint32_t DCONT:1;
  7049. vuint32_t DSICTAS:3;
  7050. vuint32_t DMS:1; /* New on Bolero 3M */
  7051. vuint32_t PES:1; /* New on Bolero 3M */
  7052. vuint32_t PE:1; /* New on Bolero 3M */
  7053. vuint32_t PP:1; /* New on Bolero 3M */
  7054. vuint32_t :2; /* PCS 7..6 not implemented on B3M */
  7055. vuint32_t DPCS5:1;
  7056. vuint32_t DPCS4:1;
  7057. vuint32_t DPCS3:1;
  7058. vuint32_t DPCS2:1;
  7059. vuint32_t DPCS1:1;
  7060. vuint32_t DPCS0:1;
  7061. } B;
  7062. } DSICR;
  7063. union { /* DSPI DSI Serialization Data (Base+0x00C0) */
  7064. vuint32_t R;
  7065. struct {
  7066. vuint32_t SER_DATA:32; /* Changed to 32-bit data on B3M */
  7067. } B;
  7068. } SDR;
  7069. union { /* DSPI ALT DSI Serialization Data (Base+0x00C4) */
  7070. vuint32_t R;
  7071. struct {
  7072. vuint32_t ASER_DATA:32; /* Changed to 32-bit data on B3M */
  7073. } B;
  7074. } ASDR;
  7075. union { /* DSPI DSI Transmit Comparison (Base+0x00C8) */
  7076. vuint32_t R;
  7077. struct {
  7078. vuint32_t COMP_DATA:32; /* Changed to 32-bit data on B3M */
  7079. } B;
  7080. } COMPR;
  7081. union { /* DSPI DSI Deserialization Data (Base+0x00CC) */
  7082. vuint32_t R;
  7083. struct {
  7084. vuint32_t DESER_DATA:32; /* Changed to 32-bit data on B3M */
  7085. } B;
  7086. } DDR;
  7087. union { /* DSPI DSI Configuration 1 (Base+0x00D0) */
  7088. vuint32_t R; /* NB this reg was missing from 1.5M header! */
  7089. struct {
  7090. vuint32_t :3;
  7091. vuint32_t TSBCNT:5;
  7092. vuint32_t :6;
  7093. vuint32_t DSE1:1;
  7094. vuint32_t DSE0:1;
  7095. vuint32_t :8;
  7096. vuint32_t :1; /* vuint32_t DPCS1_7:1; (Not implemented on B3m)*/
  7097. vuint32_t :1; /* vuint32_t DPCS1_6:1; (Not implemented on B3m)*/
  7098. vuint32_t DPCS1_5:1;
  7099. vuint32_t DPCS1_4:1;
  7100. vuint32_t DPCS1_3:1;
  7101. vuint32_t DPCS1_2:1;
  7102. vuint32_t DPCS1_1:1;
  7103. vuint32_t DPCS1_0:1;
  7104. } B;
  7105. } DSICR1;
  7106. union { /* DSPI DSI Serialisation Source (Base+0x00D4) */
  7107. vuint32_t R;
  7108. struct {
  7109. vuint32_t SS:32; /* All bits avail for B3M */
  7110. } B;
  7111. } SSR;
  7112. vuint8_t DSPI_reserved4[16]; /* Reserved 16 bytes (Base+0x00D8-0x00E7) */
  7113. union { /* DSPI DSI Deserialised Data Interrupt Mask (+0x00E8) */
  7114. vuint32_t R;
  7115. struct {
  7116. vuint32_t MASK:32; /* 32-bit for B3M */
  7117. } B;
  7118. } DIMR;
  7119. union { /* DSPI DSI Deserialised Data Poloarity Int (+0x00E8) */
  7120. vuint32_t R;
  7121. struct {
  7122. vuint32_t DP:32; /* 32-bit for B3M */
  7123. } B;
  7124. } DPIR;
  7125. }; /* end of DSPI_tag */
  7126. /****************************************************************************/
  7127. /* MODULE : FlexCAN */
  7128. /****************************************************************************/
  7129. struct FLEXCAN_BUF_t{
  7130. union { /* FLEXCAN MBx Control & Status (Offset+0x0080) */
  7131. vuint32_t R;
  7132. struct {
  7133. vuint32_t :4;
  7134. vuint32_t CODE:4;
  7135. vuint32_t :1;
  7136. vuint32_t SRR:1;
  7137. vuint32_t IDE:1;
  7138. vuint32_t RTR:1;
  7139. vuint32_t LENGTH:4;
  7140. vuint32_t TIMESTAMP:16;
  7141. } B;
  7142. } CS;
  7143. union { /* FLEXCAN MBx Identifier (Offset+0x0084) */
  7144. vuint32_t R;
  7145. struct {
  7146. vuint32_t PRIO:3;
  7147. vuint32_t STD_ID:11;
  7148. vuint32_t EXT_ID:18;
  7149. } B;
  7150. } ID;
  7151. union { /* FLEXCAN MBx Data 0..7 (Offset+0x0088) */
  7152. vuint8_t B[8]; /* Data buffer in Bytes (8 bits) */
  7153. vuint16_t H[4]; /* Data buffer in Half-words (16 bits) */
  7154. vuint32_t W[2]; /* Data buffer in words (32 bits) */
  7155. vuint32_t R[2]; /* Data buffer in words (32 bits) */
  7156. } DATA;
  7157. }; /* end of FLEXCAN_BUF_t */
  7158. struct FLEXCAN_RXFIFO_t{ /* RxFIFO Configuration */
  7159. union { /* RxFIFO Control & Status (Offset+0x0080) */
  7160. vuint32_t R;
  7161. struct {
  7162. vuint32_t :9;
  7163. vuint32_t SRR:1;
  7164. vuint32_t IDE:1;
  7165. vuint32_t RTR:1;
  7166. vuint32_t LENGTH:4;
  7167. vuint32_t TIMESTAMP:16;
  7168. } B;
  7169. } CS;
  7170. union { /* RxFIFO Identifier (Offset+0x0084) */
  7171. vuint32_t R;
  7172. struct {
  7173. vuint32_t :3;
  7174. vuint32_t STD_ID:11;
  7175. vuint32_t EXT_ID:18;
  7176. } B;
  7177. } ID;
  7178. union { /* RxFIFO Data 0..7 (Offset+0x0088) */
  7179. vuint8_t B[8]; /* Data buffer in Bytes (8 bits) */
  7180. vuint16_t H[4]; /* Data buffer in Half-words (16 bits) */
  7181. vuint32_t W[2]; /* Data buffer in words (32 bits) */
  7182. vuint32_t R[2]; /* Data buffer in words (32 bits) */
  7183. } DATA;
  7184. vuint8_t FLEXCAN_RX_reserved0[80]; /* Reserved 80 bytes (+0x0090-0x00DF)*/
  7185. union { /* RxFIFO ID Table 0..7 (+0x00E0-0x00FC) */
  7186. vuint32_t R;
  7187. } IDTABLE[8];
  7188. }; /* end of FLEXCAN_RXFIFO_t */
  7189. struct FLEXCAN_tag{
  7190. union { /* FLEXCAN Module Configuration (Base+0x0000) */
  7191. vuint32_t R;
  7192. struct {
  7193. vuint32_t MDIS:1;
  7194. vuint32_t FRZ:1;
  7195. vuint32_t FEN:1;
  7196. vuint32_t HALT:1;
  7197. vuint32_t NOTRDY:1;
  7198. vuint32_t WAKMSK:1;
  7199. vuint32_t SOFTRST:1;
  7200. vuint32_t FRZACK:1;
  7201. vuint32_t SUPV:1;
  7202. vuint32_t SLFWAK:1;
  7203. vuint32_t WRNEN:1;
  7204. vuint32_t LPMACK:1;
  7205. vuint32_t WAKSRC:1;
  7206. vuint32_t DOZE:1;
  7207. vuint32_t SRXDIS:1;
  7208. vuint32_t BCC:1;
  7209. vuint32_t :2;
  7210. vuint32_t LPRIO_EN:1;
  7211. vuint32_t AEN:1;
  7212. vuint32_t :2;
  7213. vuint32_t IDAM:2;
  7214. vuint32_t :2;
  7215. vuint32_t MAXMB:6;
  7216. } B;
  7217. } MCR;
  7218. union { /* FLEXCAN Control (Base+0x0004) */
  7219. vuint32_t R;
  7220. struct {
  7221. vuint32_t PRESDIV:8;
  7222. vuint32_t RJW:2;
  7223. vuint32_t PSEG1:3;
  7224. vuint32_t PSEG2:3;
  7225. vuint32_t BOFFMSK:1;
  7226. vuint32_t ERRMSK:1;
  7227. vuint32_t CLKSRC:1;
  7228. vuint32_t LPB:1;
  7229. vuint32_t TWRNMSK:1;
  7230. vuint32_t RWRNMSK:1;
  7231. vuint32_t :2;
  7232. vuint32_t SMP:1;
  7233. vuint32_t BOFFREC:1;
  7234. vuint32_t TSYN:1;
  7235. vuint32_t LBUF:1;
  7236. vuint32_t LOM:1;
  7237. vuint32_t PROPSEG:3;
  7238. } B;
  7239. } CR;
  7240. union { /* FLEXCAN Free Running Timer (Base+0x0008) */
  7241. vuint32_t R;
  7242. struct {
  7243. vuint32_t :16;
  7244. vuint32_t TIMER:16;
  7245. } B;
  7246. } TIMER;
  7247. vuint8_t FLEXCAN_reserved0[4]; /* reserved 4 bytes (Base+0x000C-0x000F) */
  7248. union { /* FLEXCAN RX Global Mask (Base+0x0010) */
  7249. vuint32_t R;
  7250. struct {
  7251. vuint32_t MI:32;
  7252. } B;
  7253. } RXGMASK;
  7254. /* --- Following 2 registers are included for legacy purposes only --- */
  7255. union { /* FLEXCAN RX 14 Mask (Base+0x0014) */
  7256. vuint32_t R;
  7257. struct {
  7258. vuint32_t MI:32;
  7259. } B;
  7260. } RX14MASK;
  7261. union { /* FLEXCAN RX 15 Mask (Base+0x0018) */
  7262. vuint32_t R;
  7263. struct {
  7264. vuint32_t MI:32;
  7265. } B;
  7266. } RX15MASK;
  7267. /* --- */
  7268. union { /* FLEXCAN Error Counter (Base+0x001C) */
  7269. vuint32_t R;
  7270. struct {
  7271. vuint32_t :16;
  7272. vuint32_t RXECNT:8;
  7273. vuint32_t TXECNT:8;
  7274. } B;
  7275. } ECR;
  7276. union { /* FLEXCAN Error & Status (Base+0x0020) */
  7277. vuint32_t R;
  7278. struct {
  7279. vuint32_t :14;
  7280. vuint32_t TWRNINT:1;
  7281. vuint32_t RWRNINT:1;
  7282. vuint32_t BIT1ERR:1;
  7283. vuint32_t BIT0ERR:1;
  7284. vuint32_t ACKERR:1;
  7285. vuint32_t CRCERR:1;
  7286. vuint32_t FRMERR:1;
  7287. vuint32_t STFERR:1;
  7288. vuint32_t TXWRN:1;
  7289. vuint32_t RXWRN:1;
  7290. vuint32_t IDLE:1;
  7291. vuint32_t TXRX:1;
  7292. vuint32_t FLTCONF:2;
  7293. vuint32_t :1;
  7294. vuint32_t BOFFINT:1;
  7295. vuint32_t ERRINT:1;
  7296. vuint32_t WAKINT:1;
  7297. } B;
  7298. } ESR;
  7299. union { /* FLEXCAN Interruput Masks H (Base+0x0024) */
  7300. vuint32_t R;
  7301. struct {
  7302. vuint32_t BUF63M:1;
  7303. vuint32_t BUF62M:1;
  7304. vuint32_t BUF61M:1;
  7305. vuint32_t BUF60M:1;
  7306. vuint32_t BUF59M:1;
  7307. vuint32_t BUF58M:1;
  7308. vuint32_t BUF57M:1;
  7309. vuint32_t BUF56M:1;
  7310. vuint32_t BUF55M:1;
  7311. vuint32_t BUF54M:1;
  7312. vuint32_t BUF53M:1;
  7313. vuint32_t BUF52M:1;
  7314. vuint32_t BUF51M:1;
  7315. vuint32_t BUF50M:1;
  7316. vuint32_t BUF49M:1;
  7317. vuint32_t BUF48M:1;
  7318. vuint32_t BUF47M:1;
  7319. vuint32_t BUF46M:1;
  7320. vuint32_t BUF45M:1;
  7321. vuint32_t BUF44M:1;
  7322. vuint32_t BUF43M:1;
  7323. vuint32_t BUF42M:1;
  7324. vuint32_t BUF41M:1;
  7325. vuint32_t BUF40M:1;
  7326. vuint32_t BUF39M:1;
  7327. vuint32_t BUF38M:1;
  7328. vuint32_t BUF37M:1;
  7329. vuint32_t BUF36M:1;
  7330. vuint32_t BUF35M:1;
  7331. vuint32_t BUF34M:1;
  7332. vuint32_t BUF33M:1;
  7333. vuint32_t BUF32M:1;
  7334. } B;
  7335. } IMRH;
  7336. union { /* FLEXCAN Interruput Masks L (Base+0x0028) */
  7337. vuint32_t R;
  7338. struct {
  7339. vuint32_t BUF31M:1;
  7340. vuint32_t BUF30M:1;
  7341. vuint32_t BUF29M:1;
  7342. vuint32_t BUF28M:1;
  7343. vuint32_t BUF27M:1;
  7344. vuint32_t BUF26M:1;
  7345. vuint32_t BUF25M:1;
  7346. vuint32_t BUF24M:1;
  7347. vuint32_t BUF23M:1;
  7348. vuint32_t BUF22M:1;
  7349. vuint32_t BUF21M:1;
  7350. vuint32_t BUF20M:1;
  7351. vuint32_t BUF19M:1;
  7352. vuint32_t BUF18M:1;
  7353. vuint32_t BUF17M:1;
  7354. vuint32_t BUF16M:1;
  7355. vuint32_t BUF15M:1;
  7356. vuint32_t BUF14M:1;
  7357. vuint32_t BUF13M:1;
  7358. vuint32_t BUF12M:1;
  7359. vuint32_t BUF11M:1;
  7360. vuint32_t BUF10M:1;
  7361. vuint32_t BUF09M:1;
  7362. vuint32_t BUF08M:1;
  7363. vuint32_t BUF07M:1;
  7364. vuint32_t BUF06M:1;
  7365. vuint32_t BUF05M:1;
  7366. vuint32_t BUF04M:1;
  7367. vuint32_t BUF03M:1;
  7368. vuint32_t BUF02M:1;
  7369. vuint32_t BUF01M:1;
  7370. vuint32_t BUF00M:1;
  7371. } B;
  7372. } IMRL;
  7373. union { /* FLEXCAN Interruput Flag H (Base+0x002C) */
  7374. vuint32_t R;
  7375. struct {
  7376. vuint32_t BUF63I:1;
  7377. vuint32_t BUF62I:1;
  7378. vuint32_t BUF61I:1;
  7379. vuint32_t BUF60I:1;
  7380. vuint32_t BUF59I:1;
  7381. vuint32_t BUF58I:1;
  7382. vuint32_t BUF57I:1;
  7383. vuint32_t BUF56I:1;
  7384. vuint32_t BUF55I:1;
  7385. vuint32_t BUF54I:1;
  7386. vuint32_t BUF53I:1;
  7387. vuint32_t BUF52I:1;
  7388. vuint32_t BUF51I:1;
  7389. vuint32_t BUF50I:1;
  7390. vuint32_t BUF49I:1;
  7391. vuint32_t BUF48I:1;
  7392. vuint32_t BUF47I:1;
  7393. vuint32_t BUF46I:1;
  7394. vuint32_t BUF45I:1;
  7395. vuint32_t BUF44I:1;
  7396. vuint32_t BUF43I:1;
  7397. vuint32_t BUF42I:1;
  7398. vuint32_t BUF41I:1;
  7399. vuint32_t BUF40I:1;
  7400. vuint32_t BUF39I:1;
  7401. vuint32_t BUF38I:1;
  7402. vuint32_t BUF37I:1;
  7403. vuint32_t BUF36I:1;
  7404. vuint32_t BUF35I:1;
  7405. vuint32_t BUF34I:1;
  7406. vuint32_t BUF33I:1;
  7407. vuint32_t BUF32I:1;
  7408. } B;
  7409. } IFRH;
  7410. union { /* FLEXCAN Interruput Flag l (Base+0x0030) */
  7411. vuint32_t R;
  7412. struct {
  7413. vuint32_t BUF31I:1;
  7414. vuint32_t BUF30I:1;
  7415. vuint32_t BUF29I:1;
  7416. vuint32_t BUF28I:1;
  7417. vuint32_t BUF27I:1;
  7418. vuint32_t BUF26I:1;
  7419. vuint32_t BUF25I:1;
  7420. vuint32_t BUF24I:1;
  7421. vuint32_t BUF23I:1;
  7422. vuint32_t BUF22I:1;
  7423. vuint32_t BUF21I:1;
  7424. vuint32_t BUF20I:1;
  7425. vuint32_t BUF19I:1;
  7426. vuint32_t BUF18I:1;
  7427. vuint32_t BUF17I:1;
  7428. vuint32_t BUF16I:1;
  7429. vuint32_t BUF15I:1;
  7430. vuint32_t BUF14I:1;
  7431. vuint32_t BUF13I:1;
  7432. vuint32_t BUF12I:1;
  7433. vuint32_t BUF11I:1;
  7434. vuint32_t BUF10I:1;
  7435. vuint32_t BUF09I:1;
  7436. vuint32_t BUF08I:1;
  7437. vuint32_t BUF07I:1;
  7438. vuint32_t BUF06I:1;
  7439. vuint32_t BUF05I:1;
  7440. vuint32_t BUF04I:1;
  7441. vuint32_t BUF03I:1;
  7442. vuint32_t BUF02I:1;
  7443. vuint32_t BUF01I:1;
  7444. vuint32_t BUF00I:1;
  7445. } B;
  7446. } IFRL; /* Interruput Flag Register */
  7447. vuint8_t FLEXCAN_reserved1[76]; /*Reserved 76 bytes (Base+0x0034-0x007F)*/
  7448. /****************************************************************************/
  7449. /* Use either Standard Buffer Structure OR RX FIFO and Buffer Structure */
  7450. /****************************************************************************/
  7451. /* Standard Buffer Structure */
  7452. struct FLEXCAN_BUF_t BUF[64];
  7453. /* RX FIFO and Buffer Structure */
  7454. /*struct FLEXCAN_RXFIFO_t RXFIFO; */
  7455. /*struct FLEXCAN_BUF_t BUF[56]; */
  7456. /****************************************************************************/
  7457. vuint8_t FLEXCAN_reserved2[1024]; /*Reserved 1024 (Base+0x0480-0x087F)*/
  7458. union { /* FLEXCAN RX Individual Mask (Base+0x0880-0x097F) */
  7459. vuint32_t R;
  7460. struct {
  7461. vuint32_t MI:32;
  7462. } B;
  7463. } RXIMR[64];
  7464. }; /* end of FLEXCAN_tag */
  7465. /****************************************************************************/
  7466. /* MODULE : DMAMUX */
  7467. /****************************************************************************/
  7468. struct DMAMUX_tag {
  7469. union { /* DMAMUX Channel Configuration (Base+0x0000-0x000F) */
  7470. vuint8_t R;
  7471. struct {
  7472. vuint8_t ENBL:1;
  7473. vuint8_t TRIG:1;
  7474. vuint8_t SOURCE:6;
  7475. } B;
  7476. } CHCONFIG[32];
  7477. }; /* end of DMAMUX_tag */
  7478. /******************************************************************
  7479. | defines and macros (scope: module-local)
  7480. |-----------------------------------------------------------------*/
  7481. /* Define instances of modules (in address order) */
  7482. #define CFLASH_0 (*(volatile struct CFLASH_tag *) 0xC3F88000UL)
  7483. #define DFLASH (*(volatile struct DFLASH_tag *) 0xC3F8C000UL)
  7484. #define SIU (*(volatile struct SIU_tag *) 0xC3F90000UL)
  7485. #define WKUP (*(volatile struct WKUP_tag *) 0xC3F94000UL)
  7486. #define EMIOS_0 (*(volatile struct EMIOS_tag *) 0xC3FA0000UL)
  7487. #define EMIOS_1 (*(volatile struct EMIOS_tag *) 0xC3FA4000UL)
  7488. #define CFLASH_1 (*(volatile struct CFLASH_tag *) 0xC3FB0000UL)
  7489. #define SSCM (*(volatile struct SSCM_tag *) 0xC3FD8000UL)
  7490. #define ME (*(volatile struct ME_tag *) 0xC3FDC000UL)
  7491. #define CGM (*(volatile struct CGM_tag *) 0xC3FE0000UL)
  7492. #define RGM (*(volatile struct RGM_tag *) 0xC3FE4000UL)
  7493. #define PCU (*(volatile struct PCU_tag *) 0xC3FE8000UL)
  7494. #define RTC (*(volatile struct RTC_tag *) 0xC3FEC000UL)
  7495. #define PIT (*(volatile struct PIT_tag *) 0xC3FF0000UL)
  7496. #define STCU (*(volatile struct STCU_tag *) 0xC3FF4000UL)
  7497. #define ADC_0 (*(volatile struct ADC0_tag *) 0xFFE00000UL)
  7498. #define ADC_1 (*(volatile struct ADC1_tag *) 0xFFE04000UL)
  7499. #define I2C (*(volatile struct I2C_tag *) 0xFFE30000UL)
  7500. #define LINFLEX_0 (*(volatile struct LINFLEX_MS_tag *) 0xFFE40000UL)
  7501. #define LINFLEX_1 (*(volatile struct LINFLEX_M_tag *) 0xFFE44000UL)
  7502. #define LINFLEX_2 (*(volatile struct LINFLEX_M_tag *) 0xFFE48000UL)
  7503. #define LINFLEX_3 (*(volatile struct LINFLEX_M_tag *) 0xFFE4C000UL)
  7504. #define LINFLEX_4 (*(volatile struct LINFLEX_M_tag *) 0xFFE50000UL)
  7505. #define LINFLEX_5 (*(volatile struct LINFLEX_M_tag *) 0xFFE54000UL)
  7506. #define LINFLEX_6 (*(volatile struct LINFLEX_M_tag *) 0xFFE58000UL)
  7507. #define LINFLEX_7 (*(volatile struct LINFLEX_M_tag *) 0xFFE5C000UL)
  7508. #define CTU (*(volatile struct CTU_tag *) 0xFFE64000UL)
  7509. #define CANSP (*(volatile struct CANSP_tag *) 0xFFE70000UL)
  7510. #define XBAR (*(volatile struct XBAR_tag *) 0xFFF04000UL)
  7511. #define MPU (*(volatile struct MPU_tag *) 0xFFF10000UL)
  7512. #define CSE (*(volatile struct CSE_tag *) 0xFFF1C000UL)
  7513. #define SEMA4 (*(volatile struct SEMA4_tag *) 0xFFF24000UL)
  7514. #define SWT (*(volatile struct SWT_tag *) 0xFFF38000UL)
  7515. #define STM (*(volatile struct STM_tag *) 0xFFF3C000UL)
  7516. #define ECSM (*(volatile struct ECSM_tag *) 0xFFF40000UL)
  7517. #define EDMA (*(volatile struct EDMA_tag *) 0xFFF44000UL)
  7518. #define INTC (*(volatile struct INTC_tag *) 0xFFF48000UL)
  7519. #define FEC (*(volatile struct FEC_tag *) 0xFFF4C000UL)
  7520. #define DSPI_0 (*(volatile struct DSPI_tag *) 0xFFF90000UL)
  7521. #define DSPI_1 (*(volatile struct DSPI_tag *) 0xFFF94000UL)
  7522. #define DSPI_2 (*(volatile struct DSPI_tag *) 0xFFF98000UL)
  7523. #define DSPI_3 (*(volatile struct DSPI_tag *) 0xFFF9C000UL)
  7524. #define DSPI_4 (*(volatile struct DSPI_tag *) 0xFFFA0000UL)
  7525. #define DSPI_5 (*(volatile struct DSPI_tag *) 0xFFFA4000UL)
  7526. #define DSPI_6 (*(volatile struct DSPI_tag *) 0xFFFA8000UL)
  7527. #define DSPI_7 (*(volatile struct DSPI_tag *) 0xFFFAC000UL)
  7528. #define LINFLEX_8 (*(volatile struct LINFLEX_M_tag *) 0xFFFB0000UL)
  7529. #define LINFLEX_9 (*(volatile struct LINFLEX_M_tag *) 0xFFFB4000UL)
  7530. #define CAN_0 (*(volatile struct FLEXCAN_tag *) 0xFFFC0000UL)
  7531. #define CAN_1 (*(volatile struct FLEXCAN_tag *) 0xFFFC4000UL)
  7532. #define CAN_2 (*(volatile struct FLEXCAN_tag *) 0xFFFC8000UL)
  7533. #define CAN_3 (*(volatile struct FLEXCAN_tag *) 0xFFFCC000UL)
  7534. #define CAN_4 (*(volatile struct FLEXCAN_tag *) 0xFFFD0000UL)
  7535. #define CAN_5 (*(volatile struct FLEXCAN_tag *) 0xFFFD4000UL)
  7536. #define DMAMUX (*(volatile struct DMAMUX_tag *) 0xFFFDC000UL)
  7537. // Flexray is NOT added to this header. Expected use is that Flexray is used with drivers.
  7538. #ifdef __MWERKS__
  7539. #pragma pop
  7540. #endif
  7541. #ifdef __cplusplus
  7542. }
  7543. #endif
  7544. #endif
  7545. /* End of file */