board.c 10 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289
  1. /*
  2. ChibiOS - Copyright (C) 2006..2018 Giovanni Di Sirio
  3. Licensed under the Apache License, Version 2.0 (the "License");
  4. you may not use this file except in compliance with the License.
  5. You may obtain a copy of the License at
  6. http://www.apache.org/licenses/LICENSE-2.0
  7. Unless required by applicable law or agreed to in writing, software
  8. distributed under the License is distributed on an "AS IS" BASIS,
  9. WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
  10. See the License for the specific language governing permissions and
  11. limitations under the License.
  12. */
  13. #include "hal.h"
  14. #define _PIOA ((Pio*)0xFC038000U)
  15. /*
  16. * SAMA PIO CFGR masks.
  17. */
  18. #define SAMA_PIO_FUNC_GPIO 0U
  19. #define SAMA_PIO_FUNC_PERIPH_A 1U
  20. #define SAMA_PIO_FUNC_PERIPH_B 2U
  21. #define SAMA_PIO_FUNC_PERIPH_C 3U
  22. #define SAMA_PIO_FUNC_PERIPH_D 4U
  23. #define SAMA_PIO_FUNC_PERIPH_E 5U
  24. #define SAMA_PIO_FUNC_PERIPH_F 6U
  25. #define SAMA_PIO_FUNC_PERIPH_G 7U
  26. #define SAMA_PIO_FUNC(n) (n)
  27. #define SAMA_PIO_DIR_INPUT (0U)
  28. #define SAMA_PIO_DIR_OUTPUT (1U << 8U)
  29. #define SAMA_PIO_PUEN (1U << 9U)
  30. #define SAMA_PIO_PDEN (1U << 10U)
  31. #define SAMA_PIO_IFEN (1U << 12U)
  32. #define SAMA_PIO_IFSCEN (1U << 13U)
  33. #define SAMA_PIO_OPD (1U << 14U)
  34. #define SAMA_PIO_SCHMITT (1U << 15U)
  35. #define SAMA_PIO_DRVSTR_LO (0U << 16U)
  36. #define SAMA_PIO_DRVSTR_ME (2U << 16U)
  37. #define SAMA_PIO_DRVSTR_HI (3U << 16U)
  38. #define SAMA_PIO_LOW 0U
  39. #define SAMA_PIO_HIGH 1U
  40. /*
  41. * SAMA PIO default SIOSR, MSKR and CFGR values.
  42. */
  43. #define SAMA_DEFAULT_SIOSR 0x00000000U
  44. #define SAMA_DEFAULT_SIONR 0xFFFFFFFFU
  45. #define SAMA_DEFAULT_MSKR 0xFFFFFFFFU
  46. #define SAMA_DEFAULT_CFGR SAMA_PIO_FUNC_GPIO | SAMA_PIO_PUEN | \
  47. SAMA_PIO_DIR_INPUT | SAMA_PIO_SCHMITT
  48. /*
  49. * This macro converts a pin identifier to a bitmask.
  50. */
  51. #define SAMA_PIN_N(n) (1U << n)
  52. /**
  53. * @brief SIU/SIUL register initializer type.
  54. */
  55. typedef struct {
  56. int32_t pio_id;
  57. uint32_t pio_msk;
  58. uint32_t pio_cfg;
  59. uint32_t pio_ods;
  60. } sama_pio_init_t;
  61. /*
  62. * @brief Initial setup of all defined pads.
  63. * @note All pads are secured when SAMA_HAL_IS_SECURE is set as @p TRUE.
  64. * @note The list is terminated by a {-1, 0, 0, 0}
  65. */
  66. static const sama_pio_init_t sama_inits[] = {
  67. /* RGB Led Red and Led Blue */
  68. {SAMA_PIOA,
  69. SAMA_PIN_N(PIOA_LED_BLUE) | SAMA_PIN_N(PIOA_LED_RED),
  70. SAMA_PIO_FUNC_GPIO | SAMA_PIO_DIR_OUTPUT | SAMA_PIO_DRVSTR_HI,
  71. SAMA_PIO_LOW},
  72. /* RGB Led Green */
  73. {SAMA_PIOB,
  74. SAMA_PIN_N(PIOB_LED_GREEN),
  75. SAMA_PIO_FUNC_GPIO | SAMA_PIO_DIR_OUTPUT | SAMA_PIO_DRVSTR_HI,
  76. SAMA_PIO_LOW},
  77. /* User Button */
  78. {SAMA_PIOA,
  79. SAMA_PIN_N(PIOA_USER_PB),
  80. SAMA_PIO_FUNC_GPIO | SAMA_PIO_DIR_INPUT | SAMA_PIO_PUEN | SAMA_PIO_SCHMITT,
  81. SAMA_PIO_LOW},
  82. /* QSPI1 */
  83. {SAMA_PIOB,
  84. SAMA_PIN_N(PIOB_QSPI1_SCK) | SAMA_PIN_N(PIOB_QSPI1_CS) |
  85. SAMA_PIN_N(PIOB_QSPI1_IO0) | SAMA_PIN_N(PIOB_QSPI1_IO1) |
  86. SAMA_PIN_N(PIOB_QSPI1_IO2) | SAMA_PIN_N(PIOB_QSPI1_IO3),
  87. SAMA_PIO_FUNC_PERIPH_D | SAMA_PIO_PUEN,
  88. SAMA_PIO_HIGH},
  89. /* UART1 */
  90. {SAMA_PIOD,
  91. SAMA_PIN_N(PIOD_URXD1) | SAMA_PIN_N(PIOD_UTXD1),
  92. SAMA_PIO_FUNC_PERIPH_A,
  93. SAMA_PIO_HIGH},
  94. /* UART2 */
  95. {SAMA_PIOD,
  96. SAMA_PIN_N(PIOD_URXD2) | SAMA_PIN_N(PIOD_UTXD2),
  97. SAMA_PIO_FUNC_PERIPH_A,
  98. SAMA_PIO_HIGH},
  99. /* UART4 */
  100. {SAMA_PIOB,
  101. SAMA_PIN_N(PIOB_URXD4) | SAMA_PIN_N(PIOB_UTXD4),
  102. SAMA_PIO_FUNC_PERIPH_A,
  103. SAMA_PIO_HIGH},
  104. /* FLEXSPI4 */
  105. {SAMA_PIOC,
  106. SAMA_PIN_N(PIOC_SPI_FLEXCOM4_IO0) |
  107. SAMA_PIN_N(PIOC_SPI_FLEXCOM4_IO1) |
  108. SAMA_PIN_N(PIOC_SPI_FLEXCOM4_IO2) |
  109. SAMA_PIN_N(PIOC_SPI_FLEXCOM4_IO3),
  110. SAMA_PIO_FUNC_PERIPH_B,
  111. SAMA_PIO_HIGH},
  112. {SAMA_PIOD,
  113. SAMA_PIN_N(PIOD_SPI_FLEXCOM4_IO4),
  114. SAMA_PIO_FUNC_PERIPH_B,
  115. SAMA_PIO_HIGH},
  116. /* IRQ9 */
  117. {SAMA_PIOC,
  118. SAMA_PIN_N(PIOC_IRQ9),
  119. SAMA_PIO_FUNC_GPIO | SAMA_PIO_DIR_INPUT | SAMA_PIO_PDEN,
  120. SAMA_PIO_LOW},
  121. /* PIOD_IRQ1 Touch */
  122. {SAMA_PIOD,
  123. SAMA_PIN_N(PIOD_IRQ1),
  124. SAMA_PIO_FUNC_GPIO | SAMA_PIO_DIR_INPUT | SAMA_PIO_PUEN | SAMA_PIO_SCHMITT,
  125. SAMA_PIO_HIGH},
  126. /* LCDC */
  127. {SAMA_PIOB,
  128. SAMA_PIN_N(PIOB_LCDDAT0) | SAMA_PIN_N(PIOB_LCDDAT1) |
  129. SAMA_PIN_N(PIOB_LCDDAT2) | SAMA_PIN_N(PIOB_LCDDAT3) |
  130. SAMA_PIN_N(PIOB_LCDDAT4) | SAMA_PIN_N(PIOB_LCDDAT5) |
  131. SAMA_PIN_N(PIOB_LCDDAT6) | SAMA_PIN_N(PIOB_LCDDAT7) |
  132. SAMA_PIN_N(PIOB_LCDDAT8) | SAMA_PIN_N(PIOB_LCDDAT9) |
  133. SAMA_PIN_N(PIOB_LCDDAT10) | SAMA_PIN_N(PIOB_LCDDAT11) |
  134. SAMA_PIN_N(PIOB_LCDDAT12) | SAMA_PIN_N(PIOB_LCDDAT13) |
  135. SAMA_PIN_N(PIOB_LCDDAT14) | SAMA_PIN_N(PIOB_LCDDAT15) |
  136. SAMA_PIN_N(PIOB_LCDDAT16) | SAMA_PIN_N(PIOB_LCDDAT17) |
  137. SAMA_PIN_N(PIOB_LCDDAT18) | SAMA_PIN_N(PIOB_LCDDAT19) |
  138. SAMA_PIN_N(PIOB_LCDDAT20),
  139. SAMA_PIO_FUNC_PERIPH_A,
  140. SAMA_PIO_HIGH},
  141. {SAMA_PIOC,
  142. SAMA_PIN_N(PIOC_LCDDAT21) | SAMA_PIN_N(PIOC_LCDDAT22) |
  143. SAMA_PIN_N(PIOC_LCDDAT23) | SAMA_PIN_N(PIOC_LCDPWM) |
  144. SAMA_PIN_N(PIOC_LCDDISP) | SAMA_PIN_N(PIOC_LCDVSYNC) |
  145. SAMA_PIN_N(PIOC_LCDHSYNC) | SAMA_PIN_N(PIOC_LCDPCK) |
  146. SAMA_PIN_N(PIOC_LCDDEN),
  147. SAMA_PIO_FUNC_PERIPH_A,
  148. SAMA_PIO_HIGH},
  149. /* MMC Slot0 pads -J12 SD card */
  150. {SAMA_PIOA,
  151. SAMA_PIN_N(PIOA_SDMMC0_CK) | SAMA_PIN_N(PIOA_SDMMC0_CMD) |
  152. SAMA_PIN_N(PIOA_SDMMC0_DAT0) | SAMA_PIN_N(PIOA_SDMMC0_DAT1) |
  153. SAMA_PIN_N(PIOA_SDMMC0_DAT2) | SAMA_PIN_N(PIOA_SDMMC0_DAT3) |
  154. SAMA_PIN_N(PIOA_SDMMC0_DAT4) | SAMA_PIN_N(PIOA_SDMMC0_DAT5) |
  155. SAMA_PIN_N(PIOA_SDMMC0_DAT6) | SAMA_PIN_N(PIOA_SDMMC0_DAT7) |
  156. SAMA_PIN_N(PIOA_SDMMC0_WP) | SAMA_PIN_N(PIOA_SDMMC0_CD) |
  157. SAMA_PIN_N(PIOA_SDMMC0_VDDSEL),
  158. SAMA_PIO_FUNC_PERIPH_A | SAMA_PIO_DRVSTR_HI,
  159. SAMA_PIO_HIGH},
  160. /* MMC Slot1 pads -J14 MicroSD card */
  161. {SAMA_PIOA,
  162. SAMA_PIN_N(PIOA_SDMMC1_CK) | SAMA_PIN_N(PIOA_SDMMC1_CMD) |
  163. SAMA_PIN_N(PIOA_SDMMC1_DAT0) | SAMA_PIN_N(PIOA_SDMMC1_DAT1) |
  164. SAMA_PIN_N(PIOA_SDMMC1_DAT2) | SAMA_PIN_N(PIOA_SDMMC1_DAT3) |
  165. SAMA_PIN_N(PIOA_SDMMC1_CD),
  166. SAMA_PIO_FUNC_PERIPH_E | SAMA_PIO_DRVSTR_HI,
  167. SAMA_PIO_HIGH},
  168. /* list terminated*/
  169. {-1, 0, 0, 0}
  170. };
  171. /**
  172. * @brief Early initialization code.
  173. * @details This initialization must be performed just after stack setup
  174. * and before any other initialization.
  175. */
  176. void __early_init(void) {
  177. sama_clock_init();
  178. /* Configures ETH's pins */
  179. #if SAMA_HAL_IS_SECURE
  180. palSetGroupMode(PIOD, PAL_PORT_BIT(PIOD_ETH_GTXCK) | PAL_PORT_BIT(PIOD_ETH_GTXEN) |
  181. PAL_PORT_BIT(PIOD_ETH_GRXDV) | PAL_PORT_BIT(PIOD_ETH_GRXER) |
  182. PAL_PORT_BIT(PIOD_ETH_GRX0) | PAL_PORT_BIT(PIOD_ETH_GRX1) |
  183. PAL_PORT_BIT(PIOD_ETH_GTX0) | PAL_PORT_BIT(PIOD_ETH_GTX1) |
  184. PAL_PORT_BIT(PIOD_ETH_GMDC) | PAL_PORT_BIT(PIOD_ETH_GMDIO),
  185. 0U, PAL_SAMA_FUNC_PERIPH_D | PAL_MODE_SECURE);
  186. #else
  187. palSetGroupMode(PIOD, PAL_PORT_BIT(PIOD_ETH_GTXCK) | PAL_PORT_BIT(PIOD_ETH_GTXEN) |
  188. PAL_PORT_BIT(PIOD_ETH_GRXDV) | PAL_PORT_BIT(PIOD_ETH_GRXER) |
  189. PAL_PORT_BIT(PIOD_ETH_GRX0) | PAL_PORT_BIT(PIOD_ETH_GRX1) |
  190. PAL_PORT_BIT(PIOD_ETH_GTX0) | PAL_PORT_BIT(PIOD_ETH_GTX1) |
  191. PAL_PORT_BIT(PIOD_ETH_GMDC) | PAL_PORT_BIT(PIOD_ETH_GMDIO),
  192. 0U, PAL_SAMA_FUNC_PERIPH_D);
  193. #endif
  194. }
  195. /**
  196. * @brief Board-specific initialization code.
  197. */
  198. void boardInit(void) {
  199. unsigned i;
  200. #if SAMA_HAL_IS_SECURE
  201. /* Disabling PMC write protection. */
  202. pmcDisableWP();
  203. /* Enabling port clock. */
  204. pmcEnablePIO();
  205. /* Enabling write protection. */
  206. pmcEnableWP();
  207. #endif /* SAMA_HAL_IS_SECURE */
  208. /* Configuring all PIO A pads with default configuration. */
  209. #if SAMA_HAS_PIOA
  210. #if SAMA_HAL_IS_SECURE
  211. _PIOA->PIO_PIO_[SAMA_PIOA].S_PIO_SIOSR = SAMA_DEFAULT_SIOSR;
  212. _PIOA->PIO_PIO_[SAMA_PIOA].S_PIO_SIONR = SAMA_DEFAULT_SIONR;
  213. #endif /* SAMA_HAL_IS_SECURE */
  214. _PIOA->PIO_PIO_[SAMA_PIOA].S_PIO_MSKR = SAMA_DEFAULT_MSKR;
  215. _PIOA->PIO_PIO_[SAMA_PIOA].S_PIO_CFGR = SAMA_DEFAULT_CFGR;
  216. #endif /* SAMA_HAS_PIOA */
  217. /* Configuring all PIO B pads with default configuration. */
  218. #if SAMA_HAS_PIOB
  219. #if SAMA_HAL_IS_SECURE
  220. _PIOA->PIO_PIO_[SAMA_PIOB].S_PIO_SIOSR = SAMA_DEFAULT_SIOSR;
  221. _PIOA->PIO_PIO_[SAMA_PIOB].S_PIO_SIONR = SAMA_DEFAULT_SIONR;
  222. #endif /* SAMA_HAL_IS_SECURE */
  223. _PIOA->PIO_PIO_[SAMA_PIOB].S_PIO_MSKR = SAMA_DEFAULT_MSKR;
  224. _PIOA->PIO_PIO_[SAMA_PIOB].S_PIO_CFGR = SAMA_DEFAULT_CFGR;
  225. #endif /* SAMA_HAS_PIOB */
  226. /* Configuring all PIO C pads with default configuration. */
  227. #if SAMA_HAS_PIOC
  228. #if SAMA_HAL_IS_SECURE
  229. _PIOA->PIO_PIO_[SAMA_PIOC].S_PIO_SIOSR = SAMA_DEFAULT_SIOSR;
  230. _PIOA->PIO_PIO_[SAMA_PIOC].S_PIO_SIONR = SAMA_DEFAULT_SIONR;
  231. #endif /* SAMA_HAL_IS_SECURE */
  232. _PIOA->PIO_PIO_[SAMA_PIOC].S_PIO_MSKR = SAMA_DEFAULT_MSKR;
  233. _PIOA->PIO_PIO_[SAMA_PIOC].S_PIO_CFGR = SAMA_DEFAULT_CFGR;
  234. #endif /* SAMA_HAS_PIOC */
  235. /* Configuring all PIO D pads with default configuration. */
  236. #if SAMA_HAS_PIOD
  237. #if SAMA_HAL_IS_SECURE
  238. _PIOA->PIO_PIO_[SAMA_PIOD].S_PIO_SIOSR = SAMA_DEFAULT_SIOSR;
  239. _PIOA->PIO_PIO_[SAMA_PIOD].S_PIO_SIONR = SAMA_DEFAULT_SIONR;
  240. #endif /* SAMA_HAL_IS_SECURE */
  241. _PIOA->PIO_PIO_[SAMA_PIOD].S_PIO_MSKR = SAMA_DEFAULT_MSKR;
  242. _PIOA->PIO_PIO_[SAMA_PIOD].S_PIO_CFGR = SAMA_DEFAULT_CFGR;
  243. #endif /* SAMA_HAS_PIOD */
  244. /* Initialize PIO registers for defined pads.*/
  245. i = 0;
  246. while (sama_inits[i].pio_id != -1) {
  247. #if SAMA_HAL_IS_SECURE
  248. _PIOA->PIO_PIO_[sama_inits[i].pio_id].S_PIO_SIOSR = sama_inits[i].pio_msk;
  249. _PIOA->PIO_PIO_[sama_inits[i].pio_id].S_PIO_MSKR = sama_inits[i].pio_msk;
  250. _PIOA->PIO_PIO_[sama_inits[i].pio_id].S_PIO_CFGR = sama_inits[i].pio_cfg;
  251. if(sama_inits[i].pio_ods == SAMA_PIO_HIGH) {
  252. _PIOA->PIO_PIO_[sama_inits[i].pio_id].S_PIO_SODR = sama_inits[i].pio_msk;
  253. }
  254. else {
  255. _PIOA->PIO_PIO_[sama_inits[i].pio_id].S_PIO_CODR = sama_inits[i].pio_msk;
  256. }
  257. #else
  258. _PIOA->PIO_IO_GROUP[sama_inits[i].pio_id].PIO_MSKR = sama_inits[i].pio_msk;
  259. _PIOA->PIO_IO_GROUP[sama_inits[i].pio_id].PIO_CFGR = sama_inits[i].pio_cfg;
  260. if(sama_inits[i].pio_ods == SAMA_PIO_HIGH) {
  261. _PIOA->PIO_IO_GROUP[sama_inits[i].pio_id].PIO_SODR = sama_inits[i].pio_msk;
  262. }
  263. else {
  264. _PIOA->PIO_IO_GROUP[sama_inits[i].pio_id].PIO_CODR = sama_inits[i].pio_msk;
  265. }
  266. #endif /* SAMA_HAL_IS_SECURE */
  267. i++;
  268. }
  269. }